[发明专利]集成组件在审
申请号: | 202111458281.1 | 申请日: | 2021-12-02 |
公开(公告)号: | CN114758705A | 公开(公告)日: | 2022-07-15 |
发明(设计)人: | 何源;B·D·巴里 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C16/04 | 分类号: | G11C16/04;G11C15/04 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 彭晓文 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成 组件 | ||
1.一种集成组件,包含:
位于基底上的存储器阵列,所述存储器阵列包含存储器单元的三维布置;
第一感测放大器电路系统,所述第一感测放大器电路系统与所述基底相关联并且包含位于所述存储器阵列正下方的感测放大器;
垂直延伸的数位线,所述数位线穿过所述存储器单元的布置并且与所述第一感测放大器电路系统耦合;
第二感测放大器电路系统,所述第二感测放大器电路系统与所述基底相关联并且从所述第一感测放大器电路系统偏离;以及
控制电路系统,所述控制电路系统被配置为选择性地将所述数位线耦合到电压供给端子或耦合到所述第二感测放大器电路系统。
2.根据权利要求1所述的集成组件,其中所述第二感测放大器电路系统不位于所述存储器阵列正下方。
3.根据权利要求1所述的集成组件,其中与所述数位线中的每一个相关联的所述控制电路系统包括:
与所述数位线中的相关联一个耦合的布线结构;
一对相邻的晶体管,其中所述晶体管中的一个是第一晶体管,并且另一个是第二晶体管;
所述第一晶体管具有第一栅极、第一源极/漏极区域和第二源极/漏极区域;所述第一栅极将所述第一和第二源极/漏极区域彼此门控地耦合;
所述第二晶体管具有第二栅极、第三源极/漏极区域和第四源极/漏极区域;所述第二栅极将所述第三和第四源极/漏极区域彼此门控地耦合;
所述布线结构与所述第二和第三源极/漏极区域耦合;
所述第一源极/漏极区域与所述第二感测放大器电路系统耦合;
所述第四源极/漏极区域与所述电压供给端子耦合;并且
所述第一和第二栅极与Mux驱动器电路系统耦合,所述Mux驱动器电路系统被配置为选择性地激活/去激活所述第一和第二栅极中的一或两个。
4.根据权利要求3所述的集成组件,其中所述第一晶体管具有比所述第二晶体管更高的阈值电压。
5.根据权利要求3所述的集成组件,其中所述第一晶体管具有与所述第二晶体管基本上相同的阈值电压。
6.根据权利要求3所述的集成组件,其中所述第一栅极的激活利用第一激活电压,并且所述第二栅极的激活利用第二激活电压;并且其中所述第一和第二激活电压基本上彼此相同。
7.根据权利要求3所述的集成组件,其中所述第一栅极的激活利用第一激活电压,并且所述第二栅极的激活利用第二激活电压;并且其中所述第一和第二激活电压彼此不同。
8.根据权利要求7所述的集成组件,其中所述第一激活电压大于所述第二激活电压。
9.根据权利要求1所述的集成组件,其中所述电压供给端子处于大约VCC/2的电压。
10.根据权利要求1所述的集成组件,其中:
所述感测放大器是第一感测放大器;
所述第二感测放大器电路系统包含第二感测放大器;
所述第一感测放大器处于具有不超过4个晶体管的配置中;并且
所述第二感测放大器处于具有至少8个晶体管的配置中。
11.根据权利要求10所述的集成组件,其中所述第二感测放大器处于具有至少12个晶体管的配置中。
12.根据权利要求1所述的集成组件,其中:
所述第一感测放大器电路系统包含与其相关联的第一阈值电压;
所述第二感测放大器电路系统包含与其相关联的第二阈值电压;并且
所述第二阈值电压大于所述第一阈值电压。
13.根据权利要求1所述的集成组件,其中所述三维布置包括至少约8个竖直堆叠的存储器单元层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111458281.1/1.html,转载请声明来源钻瓜专利网。