[发明专利]一种4K高清IP视频编解一体盒和视频传输系统在审
申请号: | 202111010153.0 | 申请日: | 2021-08-31 |
公开(公告)号: | CN113727111A | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 郑灿晓 | 申请(专利权)人: | 威创集团股份有限公司 |
主分类号: | H04N19/40 | 分类号: | H04N19/40;H04N19/70;H04N19/42;H04N5/765 |
代理公司: | 广州润禾知识产权代理事务所(普通合伙) 44446 | 代理人: | 林伟斌;欧秋望 |
地址: | 510670 广东省广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 ip 视频 一体 传输 系统 | ||
1.一种4K高清IP视频编解码一体盒,其特征在于,包括HDMI输入接口、HDMI输出接口、HDMI转换芯片和FPGA处理模块,
所述HDMI输入接口,与所述HDMI转换芯片连接,用于接收外部的HDMI信号并传输至所述HDMI转换芯片;
所述HDMI转换芯片,与所述FPGA处理模块连接,用于接收所述HDMI输入接口传输的所述HDMI信号,并将所述HDMI信号转换为LVDS信号后传输至所述FPGA处理模块;
所述FPGA处理模块,用于接收所述HDMI转换芯片传输的所述LVDS信号,将所述LVDS信号进行编码处理为高速串行数据,并将所述高速串行数据传输至外部;
所述FPGA处理模块,还用于接收外部的高速串行数据,并将接收的所述高速串行数据进行解码处理为LVDS信号后传输至所述HDMI转换芯片;
所述HDMI转换芯片,还用于接收所述FPGA处理模块传输的所述LVDS信号,并将所述LVDS信号转换为HDMI信号后传输至所述HDMI输出接口;
所述HDMI输出接口,与所述HDMI转换芯片连接,用于接收所述HDMI转换芯片传输的所述HDMI信号,并将所述HDMI信号传输出至外部。
2.根据权利要求1所述的一种4K高清IP视频编解码一体盒,其特征在于,所述FPGA处理模块包括数据接收单元、数据输出单元、数据编码单元和数据解码单元,
所述数据接收单元,与所述数据编码单元连接,用于接收所述HDMI转换芯片传输的所述LVDS信号,并将所述LVDS信号传输至所述数据编码单元;
所述数据编码单元,与所述数据输出单元连接,用于接收所述数据接收单元传输的所述LVDS信号,将所述LVDS信号进行编码处理为高速串行数据,并将所述高速串行数据传输至所述数据输出单元;
所述数据输出单元,用于接收所述数据编码单元传输的所述高速串行数据,并将所述高速串行数据传输至外部;
所述数据输出单元,还与所述数据解码单元连接,还用于接收外部的高速串行数据,并将所述高速串行数据传输至所述数据解码单元;
所述数据解码单元,与所述数据接收单元连接,用于接收所述数据输出单元传输的所述高速串行数据,并从所述高速串行数据解析出LVDS信号,并将所述LVDS信号传输至所述数据接收单元;
所述数据接收单元,还用于将所述数据解码单元传输的所述LVDS信号传输至所述HDMI转换芯片。
3.根据权利要求1所述的一种4K高清IP视频编解码一体盒,其特征在于,还包括音频输入接口、音频输出接口和音频转换芯片,
所述音频输入接口,与所述音频转换芯片连接,用于接收外部的音频信号并传输至所述音频转换芯片;
所述音频转换芯片,与所述FPGA处理模块连接,用于接收所述音频输入接口传输的所述音频信号,并将所述音频信号模数转换为数字信号后传输至所述FPGA处理模块;
所述FPGA处理模块,用于接收所述音频转换芯片传输的所述数字信号,将所述数字信号进行编码处理为高速串行数据,并将所述高速串行数据传输至外部;
所述FPGA处理模块,还用于接收外部的高速串行数据,并将接收的所述高速串行数据进行解码处理为数字信号后传输至所述音频转换芯片;
所述音频转换芯片,还用于接收所述FPGA处理模块传输的所述数字信号,并将所述数字信号转换为音频信号后传输至所述音频输出接口;
所述音频输出接口,与所述音频转换芯片连接,用于接收所述音频转换芯片传输的所述音频信号,并将所述音频信号传输至外部。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威创集团股份有限公司,未经威创集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111010153.0/1.html,转载请声明来源钻瓜专利网。