[发明专利]一种GPIO接口的配置方法、系统、装置及可读存储介质有效
| 申请号: | 202110846115.2 | 申请日: | 2021-07-26 |
| 公开(公告)号: | CN113760809B | 公开(公告)日: | 2023-07-18 |
| 发明(设计)人: | 程聪聪 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F11/22 |
| 代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 赵阳 |
| 地址: | 215100 江苏省苏州*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 gpio 接口 配置 方法 系统 装置 可读 存储 介质 | ||
本发明提出的一种GPIO接口的配置方法、系统、装置及可读存储介质,所述方法包括:配置BMC与BIOS的交互协议,并建立BMC与BIOS的交互;获取时钟同步测试所需的GPIO接口配置信息;BMC通过平台管理接口程序对时钟同步测试所需的GPIO接口进行设置,并发送给BIOS,BIOS将相应的设置信息填入GPIO接口配置表;BIOS根据GPIO接口配置表进行GPIO接口配置,并进行时钟同步测试。本发明能够根据时钟同步测试的需求通过带外方式快速进行GPIO接口的配置,有效节省了时间和人力。
技术领域
本发明涉及计算机技术领域,更具体的说是涉及一种GPIO接口的配置方法、系统、装置及可读存储介质。
背景技术
GPIO接口(General-purpose input/output),通用型输入输出接口的简称,功能类似8051的P0—P3,其接脚可以供使用者由程控自由使用,PIN脚依现实考量可作为通用输入(GPI)或通用输出(GPO)或通用输入与输出(GPIO),如当clk generator,chip select等。GPIO接口具有低功耗、小封装、低成本、布线简单等优点,广泛应用于计算设备中。
服务器、存储等计算设备中在很多时候,软硬件需要配合才能一起工作,时钟同步测试是其中一项需要配合的功能,根据不同的链路,需要搭配不同的GPIO接口,BIOS需要设置某些GPIO接口是低电平或者是高电平,硬件上才可以相应工作,时钟同步功能需要的不仅仅是一个GPIO接口,而是一些,而且需要的配置是不确定的,所以需要有很多种搭配方法。
现有技术中,BIOS中有专门的配置表(table)配置不同GPIO的相关配置,我们可以通过更改table中高低电平,输入输出,和硬件进行交互。虽然BIOS中有table可以进行更改不同的配置,但是在进行时钟同步测试时,我们BIOS提供了几十个版本,为了配合硬件进行不同的GPIO配置,需要更改一个配置,我们就需要提供一个版本配合硬件工作,浪费了时间又耽误了测试进度。
发明内容
针对以上问题,本发明的目的在于提供一种GPIO接口的配置方法、系统、装置及可读存储介质,能够根据时钟同步测试的需求通过带外方式快速进行GPIO接口的配置,有效节省了时间和人力。
本发明为实现上述目的,通过以下技术方案实现:一种GPIO接口的配置方法,包括如下步骤:
S1:配置BMC与BIOS的交互协议,并建立BMC与BIOS的交互;
S2:获取时钟同步测试所需的GPIO接口配置信息;
S3:BMC通过平台管理接口程序对时钟同步测试所需的GPIO接口进行设置,并发送给BIOS,BIOS将相应的设置信息填入GPIO接口配置表;
S4:BIOS根据GPIO接口配置表进行GPIO接口配置,并进行时钟同步测试。
进一步,所述步骤S3包括:
根据时钟同步测试所需的GPIO接口建立GPIO接口配置表。
进一步,所述根据时钟同步测试所需的GPIO接口建立GPIO接口配置表具体包括:
获取BIOS的接口总配置表中时钟同步测试所需的GPIO接口的变量;
根据获取的变量建立GPIO接口配置表。
进一步,所述步骤S3还包括:
将时钟同步测试所需的GPIO接口配置信息,通过平台管理接口程序发送给BIOS;BIOS将获取的返回响应数据填入GPIO接口配置表。
进一步,所述步骤S1具体为:
在当前设备中安装IPMI驱动,配置BMC与BIOS的IPMI协议,并建立BMC与BIOS的交互。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110846115.2/2.html,转载请声明来源钻瓜专利网。





