[发明专利]一种流水线CPU架构图的绘制方法及终端设备有效
| 申请号: | 202110830218.X | 申请日: | 2021-07-22 |
| 公开(公告)号: | CN113282219B | 公开(公告)日: | 2021-09-28 |
| 发明(设计)人: | 陈鑫;汪威 | 申请(专利权)人: | 深圳英集芯科技股份有限公司 |
| 主分类号: | G06F3/0484 | 分类号: | G06F3/0484;G06F3/0488;G09B5/02 |
| 代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 熊永强 |
| 地址: | 518000 广东省深圳市南山区西丽街道西丽社区打石一*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 流水线 cpu 架构 绘制 方法 终端设备 | ||
本申请提供了一种流水线CPU架构图的绘制方法及终端设备,所述方法应用于终端设备中,所述方法包括:获取用户通过终端设备输入的模块选取指令,根据所述模块选取指令在工作区域确定出CPU初始框架;获取用户通过终端设备输入的指令集选取指令,根据所述指令集选取指令在所述工作区域确定出所述CPU指令集;获取用户通过终端设备输入的组合指令,根据组合指令将所述CPU指令集中的目标指令与所述CPU初始框架进行组合,根据组合结果在所述工作区域生成所述模块组件;获取用户通过终端设备输入的完成指令,根据模块组件和CPU初始框架生成CPU架构图。本申请通过将流水线CPU架构图的绘制方法软件化,提高了绘图的可视性和便捷性。
技术领域
本申请涉及CPU设计领域,特别涉及一种流水线CPU架构图的绘制方法及终端设备。
背景技术
目前基于流水线结构的CPU教学设计方法、系统和设备较少,大部分对CPU的教学设计方法、系统和设备采用基于状态机的单周期或多周期的CPU进行,这并不能很好的反映出流水线CPU结构的特性,不利于工程技术人员、学生等快速掌握流水线CPU架构图的绘制方法。
因此,现有技术仍有待改进。
发明内容
鉴于上述现有技术的不足之处,本申请的目的在于提供一种流水线CPU架构图的绘制方法及终端设备,旨在解决现有的CPU的教学设计方法不利于工程技术人员、学生等快速掌握的问题。
为了达到上述目的,本申请采取了以下技术方案:
第一方面,本申请提供了一种流水线CPU架构图的绘制方法,应用于终端设备中,所述方法包括:
获取用户通过所述终端设备输入的模块选取指令,根据所述模块选取指令在工作区域确定出CPU初始框架,其中,所述工作区域用于显示绘图控件,所述绘图控件包括CPU指令集、目标指令、模块组件;
获取用户通过所述终端设备输入的指令集选取指令,根据所述指令集选取指令在所述工作区域确定出所述CPU指令集,其中,所述CPU指令集包括一个或多个所述目标指令,所述目标指令用于实现预设操作;
获取用户通过所述终端设备输入的组合指令,根据所述组合指令将所述CPU指令集中的所述目标指令与所述CPU初始框架进行组合,根据组合结果在所述工作区域生成所述模块组件,其中,所述模块组件用于实现所述目标指令的预设操作;
获取用户通过所述终端设备输入的完成指令,根据所述模块组件和CPU初始框架生成CPU架构图。
可见,本申请通过将流水线CPU架构图的绘制方法软件化,解决了现有技术不利于工程技术人员、学生等快速掌握流水线CPU架构图的绘制方法的问题,提高了绘图的可视性和便捷性。
第二方面,本申请还提供了一种终端设备,包括:处理器和存储器;所述存储器上存储有可被所述处理器执行的计算机可读程序;所述处理器执行所述计算机可读程序时实现如上文所述的方法中的步骤。
第三方面,本申请还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有一个或者多个程序,所述一个或者多个程序可被一个或者多个处理器执行,以实现如上文所述的方法中的步骤。
附图说明
图1为本申请提供的终端设备的结构原理图;
图2为本申请提供的CPU架构图;
图3为本申请提供的工作区域的结构图;
图4a为本申请提供的mov指令的指令数据流图;
图4b为本申请提供的lui指令的指令数据流图;
图4c为本申请提供的inc指令或dec指令的指令数据流图;
图4d为本申请提供的ori指令的指令数据流图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳英集芯科技股份有限公司,未经深圳英集芯科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110830218.X/2.html,转载请声明来源钻瓜专利网。





