[发明专利]简化集成电路的供电时序在审
申请号: | 202110703641.3 | 申请日: | 2021-06-24 |
公开(公告)号: | CN113850040A | 公开(公告)日: | 2021-12-28 |
发明(设计)人: | R·马维拉;V·S·佩鲁马拉;K·S·李 | 申请(专利权)人: | 辉达公司 |
主分类号: | G06F30/3312 | 分类号: | G06F30/3312;G06F119/04 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 高伟 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 简化 集成电路 供电 时序 | ||
1.一种用于控制包括多个电源域的集成电路的输入/输出(“I/O”)焊盘电路的方法,所述方法包括:
在所述多个电源域中包括的第一电源域中,基于第一信号确定所述集成电路与第一模式相关联;
作为响应,基于第一默认控制值驱动第一I/O焊盘电路的第一控制输入,其中所述第一I/O焊盘电路被包括在所述多个电源域中包括的第二电源域中;
在所述第一电源域中,基于所述第一信号的转变确定所述集成电路与第二模式相关联而不是与所述第一模式相关联;以及
作为响应,基于第一功能控制信号而不是基于所述第一默认控制值驱动所述第一I/O焊盘电路的所述第一控制输入,其中所述第一功能控制信号源自包括在所述多个电源域中的第三电源域。
2.根据权利要求1所述的方法,其中所述第一信号包括经由所述集成电路的外部引脚接收的芯片复位信号,并且确定所述集成电路与所述第一模式相关联包括确定所述芯片复位信号为有效。
3.根据权利要求1所述的方法,其中所述第一默认控制值经由与所述第一I/O焊盘电路相关联的焊盘扎带被指定。
4.根据权利要求1所述的方法,其中所述第一信号包括芯片复位信号,并且所述第一信号的转变包括所述芯片复位信号的无效。
5.根据权利要求1所述的方法,其中基于所述第一默认控制值驱动所述第一I/O焊盘电路的所述第一控制输入包括:经由多路复用器的选择输入指示所述第一模式,其中当所述选择输入指示所述第一模式时,所述多路复用器基于所述第一默认控制值驱动所述第一I/O焊盘电路的所述第一控制输入。
6.根据权利要求1所述的方法,其中基于所述第一功能控制信号驱动所述第一I/O焊盘电路的所述第一控制输入包括:经由多路复用器的选择输入指示所述第二模式,其中当所述选择输入指示所述第二模式时,所述多路复用器基于所述第一功能控制信号驱动所述第一I/O焊盘电路的所述第一控制输入。
7.根据权利要求1所述的方法,其中所述第一I/O焊盘电路与所述集成电路的输入焊盘、输出焊盘或双向焊盘中的至少一个相关联。
8.根据权利要求1所述的方法,其中所述第一电源域包括始终接通电源域,所述第二电源域包括核心电源域,以及所述第三电源域包括I/O电源域。
9.根据权利要求1所述的方法,进一步包括:响应于确定所述集成电路与所述第一模式相关联,基于第二默认控制值驱动第二I/O焊盘电路的第二控制输入。
10.根据权利要求1所述的方法,进一步包括:响应于确定所述集成电路与所述第二模式相关联,基于第二功能控制信号驱动第二I/O焊盘电路的第二控制输入。
11.一种导轨解耦电路,其被包括在集成电路中包括的第一电源域中,并且:
基于至少一个信号确定所述集成电路与第一模式相关联;
作为响应,基于默认控制值驱动I/O焊盘电路的控制输入,其中所述I/O焊盘电路被包括在所述集成电路中包括的第二电源域中;
基于所述至少一个信号的转变确定所述集成电路与第二模式相关联而不是与所述第一模式相关联;以及
作为响应,基于功能控制信号而不是基于所述默认控制值驱动所述I/O焊盘电路的所述控制输入,其中所述功能控制信号源自包括在所述集成电路中的第三电源域。
12.根据权利要求11所述的导轨解耦电路,其中所述至少一个信号是从基于芯片复位信号确定所述至少一个信号的功率模式电路接收的。
13.根据权利要求11所述的导轨解耦电路,其中所述默认控制值经由与所述I/O焊盘电路相关联的焊盘扎带被指定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110703641.3/1.html,转载请声明来源钻瓜专利网。