[发明专利]用于管理访问随机存取存储器的请求的方法和对应系统在审
申请号: | 202110652275.3 | 申请日: | 2021-06-11 |
公开(公告)号: | CN113805795A | 公开(公告)日: | 2021-12-17 |
发明(设计)人: | C·伊瓦;J-M·格里尔-马弗瑞 | 申请(专利权)人: | 意法半导体(鲁塞)公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 董莘 |
地址: | 法国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 管理 访问 随机存取存储器 请求 方法 对应 系统 | ||
本公开的实施例涉及用于管理访问随机存取存储器的请求的方法和对应系统。随机存取存储器借助存储器接口而被连接到处理单元。对随机存取存储器的访问由进程来控制。存储器接口接收由处理单元发出的对存储器进行访问的请求。响应于请求,存储器接口向处理单元指示存储器在不可用持续时间期间不可用于接收另一访问请求。该持续时间可以根据所接收的请求是写入请求还是读取请求来区分。与写入请求相关联的不可用持续时间的值以及与读取请求相关联的不可用持续时间的值可彼此独立地单独编程。
本申请要求于2020年6月12日提交的法国专利申请No.2006167的优先权,其内容在法律允许的最大范围内通过引用整体并入本文。
技术领域
实施例和实现方式涉及微电子领域,并且更具体地涉及对例如,随机存取存储器(“RAM”)类型、动态随机存取存储器(“DRAM”)类型或者静态随机存取存储器(“SRAM”)类型的随机存取存储器的访问进行管理的领域。
背景技术
常规的电子设备包括例如借助总线和存储器接口而被连接到随机存取存储器的处理器。处理器可以经由总线和存储器接口来向随机存取存储器发出旨在读取或写入的访问请求。
通常,特别是由于读取和写入访问次数的增加,随机存取存储器的性能随着电源电压的降低而降低。
为了不影响处理器的频率性能,存储器接口实现了等待状态机制,等待状态机制允许接口在接收到访问请求之后,向处理器指示随机存取存储器在固定数目的时钟周期内不可用。
结果,由处理器执行的一些操作持续时间更长,这在消耗方面不利,特别是在旨在具有更低消耗的低电压操作模式中不利。
因此需要改善这样的电子设备的低电压性能。
发明内容
已观察到,在随机存取存储器中写入内容的访问时间与读取内容的访问时间相比对存储器电源电压的变化不那么灵敏,并且因此,特别是在低电压下,在随机存取存储器中写入内容的访问时间比读取内容的访问时间更短。
根据一个实现方式和实施例,因此提出了根据随机存取存储器中内容的读取或写入来选择性地调整在两个访问请求之间的等待时间。
这具体地允许不强制处理器等待相同的时间,以能够在对存储器的写入请求之后执行操作,这是因为当存储器确实已可用时,在对存储器的读取请求之后能够执行操作。
根据一个方面,提供了用于管理对借助存储器接口连接到处理单元的随机存取存储器的访问的方法。
根据该方面的方法包括:在存储器接口接收到由处理单元发出的对存储器的访问请求时,由存储器接口向处理单元指示存储器在不可用持续时间期间不可用于接收另一访问请求,不可用持续时间可以根据所接收的请求是写入请求还是读取请求来区分。
此外,与写入请求相关联的不可用持续时间的值以及与读取请求相关联的不可用持续时间的值可以彼此独立地单独编程。
这些可编程的不可用持续时间与由存储器本身在内部执行的写入和/或读取操作的固有持续时间不同。
例如根据所考虑的应用的特征(诸如,期望的电源电压和操作频率),读取和写入不可用持续时间的这些值可以例如由微控制器的用户来彼此独立地编程。
凭借该编程,例如通过将这些值存储在寄存器中,用户可以独立于由存储器本身执行的写入和/或读取操作的固有持续时间,选择这些不可用持续时间的值。
例如,用户可以施加存储器将被处理单元视为不可用的非零数目的(一个或多个)时钟周期(对应于不可用持续时间),这允许保证由存储器执行的写入或读取操作将在接收到另一访问请求之前完成,并且因此考虑到所考虑的频率,可以保证微控制器的正确操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(鲁塞)公司,未经意法半导体(鲁塞)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110652275.3/2.html,转载请声明来源钻瓜专利网。