[发明专利]基于校验序列重编码的空间耦合串行级联码的编码方法有效
申请号: | 202011081215.2 | 申请日: | 2020-10-09 |
公开(公告)号: | CN112332867B | 公开(公告)日: | 2022-11-22 |
发明(设计)人: | 赵山程;杨超杰;温金明;马啸 | 申请(专利权)人: | 暨南大学 |
主分类号: | H03M13/27 | 分类号: | H03M13/27;H03M13/13;H03M13/29 |
代理公司: | 广州市华学知识产权代理有限公司 44245 | 代理人: | 詹丽红 |
地址: | 510632 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 校验 序列 编码 空间 耦合 串行 级联 方法 | ||
1.一种基于校验序列重编码的空间耦合串行级联码的编码方法,其特征在于,该空间耦合串行级联码以码长为n、信息位长度为k的码C[n,k]作为级联码外码,以码长为z、信息位长度为q的系统码C[z,q]作为级联码内码,其中q=n+h1+h2+…hj+…+hm,j=1,2,…m,hj为当前时刻的前第j时刻内码校验序列交织后分离到当前时刻作为内码部分输入的序列长度,m为耦合长度;将长度为kL的信息序列
T1、将长度为kL的信息序列
T2、在t=0,1,…,L-1时刻,将长度为n的编码序列与m个长度分别为h1,h2,…,hm的序列送入复用器M0,得到序列其中,序列
T3、在t=0,1,…,L-1时刻,将长度为z-q的内码校验序列送入交织器Π1,得到序列再将序列
T4、在t=L,L+1,…,L+T-1时刻,将长度为k的全零序列
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于暨南大学,未经暨南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011081215.2/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类