[发明专利]一种实现SystemC半实物仿真时间同步的方法有效
申请号: | 202010124966.1 | 申请日: | 2020-02-27 |
公开(公告)号: | CN111338427B | 公开(公告)日: | 2021-06-15 |
发明(设计)人: | 陶永超;郑宏运;吴翔虎 | 申请(专利权)人: | 深圳航天科技创新研究院 |
主分类号: | G06F1/12 | 分类号: | G06F1/12;G06F9/455;G06F30/20;G06F117/08 |
代理公司: | 深圳市添源知识产权代理事务所(普通合伙) 44451 | 代理人: | 黎健任 |
地址: | 518000 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 实现 systemc 实物 仿真 时间 同步 方法 | ||
1.一种实现SystemC半实物仿真时间同步的方法,其特征在于,包括执行以下步骤:
步骤1:在PC机和实际硬件之间连接时钟源发生器,该时钟源发生器能按照指定的数值来产生对应的时钟源,所述时钟源作为半实物仿真中的实际硬件的时钟输入源;
步骤2:在PC机的SystemC的程序里面,书写一个时钟同步模块,该时钟同步模块一方面产生时钟输出来驱动实际硬件,另一方面通过USB总线和PC机进行时钟同步协议的通信来同步SystemC程序的运行;
在所述步骤2中,所述时钟同步模块的实现方式如下:
在SystemC里面创建一个THREAD,然后由THREAD设计一个时钟周期,这个逻辑的时钟周期就对应着要同步的真实硬件的时钟周期,然后保持这两个时钟周期的同步。
2.根据权利要求1所述的方法,其特征在于,在所述步骤1中,所述时钟源发生器为逻辑芯片,所述逻辑芯片一方面对被测试的实际硬件产生时钟输出,另一方面和PC机通过USB总线进行通信。
3.根据权利要求2所述的方法,其特征在于,在所述步骤1中,PC机的虚拟仿真软件通过USB驱动程序来访问所述逻辑芯片,给所述逻辑芯片发送不同的控制命令用来产生不同的时钟。
4.根据权利要求3所述的方法,其特征在于,在所述步骤1中,PC机的虚拟仿真软件还对时钟次数进行计数,用作PC机同步时钟周期的根据。
5.根据权利要求2所述的方法,其特征在于:所述逻辑芯片上设有第一USB口,所述PC机上设有第二USB口,所述逻辑芯片、所述PC机通过所述第一USB口、所述第二USB口传输同步时钟协议。
6.根据权利要求1所述的方法,其特征在于:所述实际硬件上设有第三USB口,所述PC机上设有第四USB口,所述实际硬件、所述PC机通过所述第三USB口、所述第四USB口传输其他数据通信。
7.根据权利要求1所述的方法,其特征在于:所述PC机为windows 或Linux系统。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳航天科技创新研究院,未经深圳航天科技创新研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010124966.1/1.html,转载请声明来源钻瓜专利网。