[发明专利]一种用于delta-sigma调制器的离散型低功耗积分器有效
申请号: | 202010058540.0 | 申请日: | 2020-01-19 |
公开(公告)号: | CN110875742B | 公开(公告)日: | 2020-06-19 |
发明(设计)人: | 俞艳东;张培勇;李豪 | 申请(专利权)人: | 浙江大学 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 万尾甜;韩介梅 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 delta sigma 调制器 离散 功耗 积分器 | ||
1.一种用于delta-sigma调制器的离散型低功耗积分器,其特征在于,包括时钟产生子模块、第一反馈积分子模块、第二反馈积分子模块以及积分放大器,所述的时钟产生子模块包括第一输出端、第二输出端、第三输出端和第四输出端,所述时钟产生子模块通过其输出端与第一反馈积分子模块、第二反馈积分子模块以及积分放大器相连,并产生不同相位频率的时钟脉冲对所述的第一反馈积分子模块、第二反馈积分子模块以及积分放大器进行控制;所述的第一输出端与第二输出端为具有相位差的时钟,第一输出端与第三输出端为非交叠时钟,第三输出端与第四输出端为具有相位差的时钟;所述的第一反馈积分子模块和第二反馈积分子模块均与delta-sigma调制器电路的反馈端和积分放大器相连,所述的积分放大器对所述的第一反馈积分子模块、第二反馈积分子模块电路输出的电压信号按设定的比例系数积分;
所述的积分放大器包括全差分运算放大器、第一积分电阻、第一积分电容、第一开关、第一耦合电容、第三开关、第二积分电阻、第二积分电容、第二开关、第二耦合电容、第十二开关、第十三开关;所述的第一积分电容的一端以及第一开关的一端与全差分运算放大器的反相端相连;所述的第一反馈积分子模块、第一积分电阻的一端与所述的第一开关的另一端相连;所述的第一积分电容另一端与全差分运算放大器的正输出端相连;所述的第一积分电阻另一端与调制器的负端输入信号相连;所述的第二积分电容的一端以及第二开关的一端与全差分运算放大器的正相端相连;所述的第二反馈积分子模块、第二积分电阻的一端与所述的第二开关的另一端相连;所述的第二积分电容另一端与全差分运算放大器的负输出端相连;所述的第二积分电阻另一端与调制器的正端输入信号相连,第三开关的一端与delta-sigma调制器的负端输入信号相连,第三开关的另一端与第一耦合电容的一端相连;所述的第一耦合电容的另一端与第二积分电阻、第二开关的一端相连;所述的第十三开关一端与delta-sigma调制器的正端输入信号相连,另一端与第二耦合电容的一端相连;所述的第二耦合电容的另一端与第一积分电阻、第一开关的一端相连;所述的第十二开关一端与全差分运算放大器的使能端相连,另一端与外部的高电平相连;所述的全差分运算放大器在其使能端电平为高时处于工作状态,使能端电平为低时不工作;
所述的第一开关、第二开关与时钟产生子模块的第三输出相连,所述的第三开关、第十二开关、第十三开关与时钟产生子模块的第四输出相连;时钟产生子模块输出的时钟脉冲控制第一、第二、第三、第十二及第十三开关的闭合或断开,这五个开关在时钟脉冲为高电平时均闭合;
所述的第一反馈积分子模块包括第四开关、第五开关、第六开关、第七开关以及第一反馈电容,所述的第四开关与delta-sigma调制器电路的正反馈端相连,第五开关与delta-sigma调制器电路的负反馈端相连,所述的第五开关的另一端、第一反馈电容及第六开关的一端与第四开关的另一端相连,所述的第七开关的一端及第一开关的一端与第一反馈电容另一端相连,第六开关的另一端、第七开关的另一端与外部的共模电平相连;
所述的第二反馈积分子模块包括第八开关、第九开关、第十开关、第十一开关以及第二反馈电容,所述的第八开关与delta-sigma调制器电路的正反馈端相连,第九开关与delta-sigma调制器电路的负反馈端相连,所述的第九开关的另一端、第二反馈电容及第十开关的一端与第八开关的另一端相连,所述的第十一开关的一端及第二开关的一端与所述的第二反馈电容另一端相连,第十、第十一开关的另一端与外部的共模电平相连;
所述的第四开关与delta-sigma调制器电路一位量化器的负端相连,第五开关与delta-sigma调制器电路一位量化器的正端相连,所述的第六开关与时钟产生子模块的第二输出端相连,所述的第七开关与时钟产生子模块的第一输出端相连;第八开关与delta-sigma调制器电路一位量化器的正端相连,第九开关与delta-sigma调制器电路一位量化器的负端相连,所述的第十开关与时钟产生子模块的第二输出端相连,所述的第十一开关与时钟产生子模块的第一输出端相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010058540.0/1.html,转载请声明来源钻瓜专利网。