[发明专利]显示面板母板及其制作方法、显示面板有效
申请号: | 201911181842.0 | 申请日: | 2019-11-27 |
公开(公告)号: | CN110930909B | 公开(公告)日: | 2023-10-17 |
发明(设计)人: | 奚苏萍 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/00 | 分类号: | G09G3/00 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 何辉 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 面板 母板 及其 制作方法 | ||
本申请提出了一种显示面板母板及其制作方法、显示面板,该制作方法包括:在母板衬底的第一区域形成驱动电路层;在该母板衬底的第二区域形成第二测试端子;将该第二测试端子与信号源电连接;利用量测装置量测该目标薄膜晶体管的目标电性参数。当该目标电性参数位于预定范围内时,该目标薄膜晶体管满足设计要求;否则,该目标薄膜晶体管不符合设计要求。本申请通过在显示面板母板的无效显示区设置较大的测试端子,使得交变信号能够通过该测试端子输入至目标薄膜晶体管中,以实现目标薄膜晶体管中阈值电压的偏移,完成目标薄膜晶体管的目标电性参数的测量,判断该目标薄膜晶体管的设计是否符合设计要求。
技术领域
本申请涉及半导体清洗技术领域,特别涉及一种显示面板母板及其制作方法、显示面板。
背景技术
阵列基板栅极驱动(Gate Driver on Array,GOA)技术是直接将栅极驱动电路(Gate Driver ICs)制作在阵列基板上。
在现有技术中,当显示面板出现异常时,需要进行多方面的解析以找出异常,例如测量薄膜晶体管(TFT)的电性。由于薄膜晶体管所接收的信号为交变信号(AC),传统的测试端子由于尺寸过小而无法将对应的信号输入至测试端子中,无法真实的模拟薄膜晶体管中阈值电压的偏移情况。
因此,目前亟需一种显示面板以解决上述问题。
发明内容
本申请提供一种显示面板母板及其制作方法、显示面板,以解决无法真实的模拟薄膜晶体管中阈值电压的偏移的技术问题。
为解决上述技术问题,本申请提供的技术方案如下:
本申请提供了一种显示面板母板的制作方法,至少包括两个显示面板,其中,所述显示面板母板的制作方法包括:
在母板衬底的第一区域形成驱动电路层;
在所述母板衬底的第二区域形成第二测试端子,所述第二测试端子与所述驱动电路层中的目标薄膜晶体管电连接;
将所述第二测试端子与信号源电连接,所述信号源用于向所述目标薄膜晶体管提供对应的驱动信号;
利用量测装置量测所述目标薄膜晶体管的目标电性参数;
其中,当所述目标电性参数位于预定范围内时,所述目标薄膜晶体管满足设计要求;否则,所述目标薄膜晶体管不符合设计要求。
在本申请的显示面板母板的制作方法中,
在母板衬底的第一区域形成驱动电路层的步骤包括:
提供一母板衬底;
在所述母板衬底的第一区域同时形成驱动电路层及第一测试端子;
其中,所述第二测试端子的面积大于所述第一测试端子的面积。
在本申请的显示面板母板的制作方法中,所述第一区域与所述显示面板对应,所述第二区域与相邻两个所述显示面板之间的无效区对应。
在本申请的显示面板母板的制作方法中,在所述母板衬底的第二区域形成第二测试端子的步骤包括:
在所述母板衬底的第二区域形成构成所述第二测试端子的第一连接端子、第二连接端子、及第三连接端子;
在所述母板衬底上形成第一连接线、第二连接线、及第三连接线;
其中,所述第一连接端子通过所述第一连接线与所述目标薄膜晶体管的栅极电连接,所述第二连接端子通过所述第二连接线与所述目标薄膜晶体管的源极电连接,所述第三连接端子通过所述第三连接线与所述目标薄膜晶体管的漏极电连接。
在本申请的显示面板母板的制作方法中,
第一连接端子、第二连接端子、及第三连接端子的面积相同;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911181842.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:小型潜水卧式曝气推流搅拌设备
- 下一篇:一种发动机冷却风扇控制系统