[发明专利]一种配置表项测试方法、系统有效
| 申请号: | 201910630183.8 | 申请日: | 2019-07-12 |
| 公开(公告)号: | CN110413464B | 公开(公告)日: | 2023-10-27 |
| 发明(设计)人: | 孟相玉;张代生 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
| 主分类号: | G06F11/22 | 分类号: | G06F11/22;G06F30/34 |
| 代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 陈蕾 |
| 地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 配置 测试 方法 系统 | ||
本申请提供一种配置表项测试方法、系统,所述方法包括:测试设备通过通用接口向待测设备发送测试指令;待测设备中CPU接收所述测试指令后,复制配置表项,并通过通用接口向测试设备发送所述配置表项;测试设备将所述配置表项导入预设仿真平台,对FPGA处理报文过程中查询配置表项进行仿真,以对配置表项进行测试。
技术领域
本申请涉及通信技术领域,尤其涉及一种配置表项测试方法、系统。
背景技术
在现代数字电路设计中,FPGA(Field-Programmable Gate Array,现场可编程门阵列)作为一种可编程逻辑芯片,既解决了定制电路的不足,又克服了原有可编程芯片门电路数有限的缺点。FPGA具有结构灵活、设计周期较短、密度高、性能较好等特点,基于此,CPU和FPGA异构架构逐渐成为网络设备中一种常用架构,这种架构可以有效分担CPU的负荷。
由CPU通过配置表项对FPGA进行动态配置,这些配置表项通常存储至与FPGA对应的存储空间中,例如与FPGA连接的DRAM(Dynamic Random Access Memory,动态随机存取存储器)。FPGA在处理报文的过程中,根据业务需要,查询存储空间中配置表项中的内容,这些配置表项是FPGA能够正确处理报文的重要依据,正确的配置表项可以确保网络设备可以正常工作。当网络设备处理中FPGA处理报文出现故障时,需要首先确定配置表项是否正确,因此急需一种可以对配置表项进行测试的技术方案,以此来减少FPGA问题定位时间。
相关技术中,通过网络设备中调试接口读取存储空间中配置表项,由开发人员来检查配置表项是否正确,但是这种方式效率较低。
发明内容
有鉴于此,本申请提供一种配置表项测试方法、系统。
具体地,本申请是通过如下技术方案实现的:
第一方面,本申请实施例提供一种配置表项测试方法,应用于配置表项测试系统,所述系统包括测试设备以及待测设备,所述测试设备与所述待测设备通过通用接口进行连接,所述方法包括:
测试设备通过通用接口向待测设备发送测试指令;
待测设备中CPU接收所述测试指令后,复制配置表项,并通过通用接口向测试设备发送所述配置表项;
测试设备将所述配置表项导入预设仿真平台,对FPGA处理报文过程中查询配置表项进行仿真,以对配置表项进行测试。
第二方面,本申请实施例提供一种配置表项测试方法,应用于配置表项测试系统,所述系统包括测试设备以及待测设备,所述测试设备与所述待测设备通过通用接口进行连接,所述方法包括:
测试设备向待测设备发送测试指令,其中,所述测试指令中携带配置表项的输出端口;
待测设备中CPU接收到所述测试指令后,将配置表项下发至与待测设备中FPGA对应的存储空间中,并根据所述测试指令设置所述配置表项的输出端口;
待测设备中FPGA复制所述配置表项,封装成数据报文,并转发至待测设备中交换芯片,其中所述数据报文中携带所述输出端口;
待测设备中交换芯片根据所述输出端口,将所述数据报文发送至测试设备;
测试设备解析所述数据报文,得到所述配置表项,将所述配置表项导入预设仿真平台,对FPGA处理报文过程中查询配置表项进行仿真,以对配置表项进行测试。
第三方面,本申请实施例提供一种配置表项测试系统,所述系统包括:测试设备以及待测设备,所述测试设备与所述待测设备通过通用接口进行连接;
测试设备通过通用接口向待测设备发送测试指令;
待测设备中CPU接收所述测试指令后,复制配置表项,并通过通用接口向测试设备发送所述配置表项;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910630183.8/2.html,转载请声明来源钻瓜专利网。





