[发明专利]一种无交越失真运算放大器输入级衬底电压控制电路有效
申请号: | 201910559675.2 | 申请日: | 2019-06-26 |
公开(公告)号: | CN112148060B | 公开(公告)日: | 2022-05-17 |
发明(设计)人: | 孙德臣 | 申请(专利权)人: | 圣邦微电子(北京)股份有限公司 |
主分类号: | G05F3/26 | 分类号: | G05F3/26 |
代理公司: | 北京海虹嘉诚知识产权代理有限公司 11129 | 代理人: | 吴小灿 |
地址: | 100089 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 无交越 失真 运算放大器 输入 衬底 电压 控制电路 | ||
1.一种无交越失真运算放大器输入级衬底电压控制电路,其特征在于,包括两路输入差分对,第一路为主输入差分对,第二路为辅助输入差分对,所述主输入差分对包括第一PMOS管Pmos1和第二PMOS管Pmos2,所述辅助输入差分对包括第三PMOS管Pmos3和第四PMOS管Pmos4,所述第一PMOS管Pmos1的栅极和所述第三PMOS管Pmos3的栅极均连接运算放大器的负向输入端INn,所述第二PMOS管Pmos2的栅极和所述第四PMOS管Pmos4的栅极均连接运算放大器的正向输入端INp,所述第一PMOS管Pmos1的衬底和所述第二PMOS管Pmos2的衬底相互连接形成主输入差分对衬底节点,所述第三PMOS管Pmos3的衬底和所述第四PMOS管Pmos4的衬底相互连接形成辅助输入差分对衬底节点,所述主输入差分对衬底节点和所述辅助输入差分对衬底节点均连接到第二电流源的输出端;
所述辅助输入差分对是随运算放大器输入信号改变而改变的共模信号差分对;
所述共模信号差分对在采集运算放大器输入信号的同时在其信号上增加一个电压以此来驱动主输入差分对的衬底端,以使该衬底端与源端之间的电压基本不变。
2.根据权利要求1所述的无交越失真运算放大器输入级衬底电压控制电路,其特征在于,所述第一PMOS管Pmos1的漏极连接差分信号负向输出端outn,所述第二PMOS管Pmos2的漏极连接差分信号正向输出端outp。
3.根据权利要求1所述的无交越失真运算放大器输入级衬底电压控制电路,其特征在于,所述第一PMOS管Pmos1的漏极通过第一电阻R1连接接地端,所述第二PMOS管Pmos2的漏极通过第二电阻R2连接接地端。
4.根据权利要求1所述的无交越失真运算放大器输入级衬底电压控制电路,其特征在于,所述第一PMOS管Pmos1的源极和所述第二PMOS管Pmos2的源极均连接第一电流源的输出端,所述第一电流源的输入端连接供电电压端Vcc。
5.根据权利要求1所述的无交越失真运算放大器输入级衬底电压控制电路,其特征在于,所述第三PMOS管Pmos3的漏极和所述第四PMOS管Pmos4的漏极均连接第三电阻R3的一端,所述第三电阻R3的另一端连接第六PMOS管Pmos6的源极,所述第六PMOS管Pmos6栅源互连和衬漏互连,所述第六PMOS管Pmos6的漏极连接接地端。
6.根据权利要求1所述的无交越失真运算放大器输入级衬底电压控制电路,其特征在于,所述第三PMOS管Pmos3的源极和所述第四PMOS管Pmos4的源极相互连接形成第一节点,所述第一节点连接第五PMOS管Pmos5的漏极,所述第五PMOS管Pmos5栅漏互连,所述第五PMOS管Pmos5的源极通过第四电阻R4连接所述第二电流源的输出端,所述第二电流源的输出端连接所述第五PMOS管Pmos5的衬底,所述第二电流源的输入端连接供电电压端Vcc。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于圣邦微电子(北京)股份有限公司,未经圣邦微电子(北京)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910559675.2/1.html,转载请声明来源钻瓜专利网。