[发明专利]一种数据传输方法及装置在审
申请号: | 201910355655.3 | 申请日: | 2019-04-29 |
公开(公告)号: | CN110109857A | 公开(公告)日: | 2019-08-09 |
发明(设计)人: | 顾晓旭 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 逻辑器件 操作指令 数据传输 发送 协议转换 中央处理器CPU 发送操作 引脚数 闪存 指令 | ||
公开了一种数据传输方法及装置。一种数据传输方法,其特征在于,所述方法包括:中央处理器CPU通过少引脚数LPC总线向逻辑器件发送操作指令;所述CPU与所述逻辑器件通过所述LPC总线连接;逻辑器件接收到CPU发送的操作指令后,确定该操作指令是否为针对标准闪存CF卡的操作;逻辑器件在所述操作指令为针对CF卡的操作的情况下,通过LPC总线向CPU发送执行操作指令的通知;CPU接收到逻辑器件的通知后,基于LPC协议,通过LPC总线向逻辑器件发送执行所述操作指令所需的数据;逻辑器件在接收到CPU发送的数据后,将LPC协议转换为CF卡协议,并根据协议转换后的数据,对CF卡执行所述操作指令。
技术领域
本说明书实施例涉及网络通信技术领域,尤其涉及一种数据传输方法及装置。
背景技术
CF(Compact Flash,标准闪存)卡是一种用于便携式电子设备的数据存储设备,但大部分计算机的CPU(Central Processing Unit,中央处理器)内常集成PCIe(PeripheralComponent Interconnect Express,快捷外设互联标准)总线接口、LPC(Low pin count,少引脚数)总线等,而较少集成CF卡接口。
对于未集成CF卡接口的CPU,在需要连接CF卡的情况下,现有技术中,通常是将CPU内集成的PCIe总线接口,使用桥片转换为USB接口再转换为CF卡接口。
但是,分多次使用桥片进行接口转换,不仅增加硬件设备的成本,也降低了数据传输过程的可靠性。
发明内容
有鉴于此,本说明书实施例提供一种数据传输方法及装置,技术方案如下:
一种数据传输方法,其特征在于,所述方法包括:
中央处理器CPU通过少引脚数LPC总线向逻辑器件发送操作指令;所述CPU与所述逻辑器件通过所述LPC总线连接;
逻辑器件接收到CPU发送的操作指令后,确定该操作指令是否为针对标准闪存CF卡的操作;
逻辑器件在所述操作指令为针对CF卡的操作的情况下,通过LPC总线向CPU发送执行操作指令的通知;
CPU接收到逻辑器件的通知后,基于LPC协议,通过LPC总线向逻辑器件发送执行所述操作指令所需的数据;
逻辑器件在接收到CPU发送的数据后,将LPC协议转换为CF卡协议,并根据协议转换后的数据,对CF卡执行所述操作指令。
一种数据传输装置,其特征在于,所述装置包括:中央处理器CPU、逻辑器件、及标准闪存CF卡;
中央处理器CPU通过少引脚数LPC总线向逻辑器件发送操作指令;所述CPU与所述逻辑器件通过所述LPC总线连接;
逻辑器件接收到CPU发送的操作指令后,确定该操作指令是否为针对标准闪存CF卡的操作;
逻辑器件在所述操作指令为针对CF卡的操作的情况下,通过LPC总线向CPU发送执行操作指令的通知;
CPU接收到逻辑器件的通知后,基于LPC协议,通过LPC总线向逻辑器件发送执行所述操作指令所需的数据;
逻辑器件在接收到CPU发送的数据后,将LPC协议转换为CF卡协议,并根据协议转换后的数据,对CF卡执行所述操作指令。
本说明书实施例所提供的技术方案,在实现CPU与CF卡的连接时,从现有技术所需的2个双桥,减少为本方案的1个逻辑器件,有效节省了硬件设备的成本,并且在以PCB等形式实现时,可以降低电路设计复杂度、减小所需的PCB面积等。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本说明书实施例。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910355655.3/2.html,转载请声明来源钻瓜专利网。