[发明专利]OLED显示面板及其驱动方法有效
| 申请号: | 201910319983.8 | 申请日: | 2019-04-19 |
| 公开(公告)号: | CN110070833B | 公开(公告)日: | 2020-08-04 |
| 发明(设计)人: | 聂诚磊;韩佰祥;曹昆 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
| 主分类号: | G09G3/3225 | 分类号: | G09G3/3225 |
| 代理公司: | 深圳市德力知识产权代理事务所 44265 | 代理人: | 林才桂;张洋 |
| 地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | oled 显示 面板 及其 驱动 方法 | ||
1.一种OLED显示面板,其特征在于,包括:多个像素单元电路(10)以及与多个像素单元电路(10)均连接的外部补偿单元(20);
所述外部补偿单元(20)用于对每个像素单元电路(10)进行外部补偿,获取每个像素单元电路(10)的驱动薄膜晶体管的初始阈值电压(Vth1),并将初始阈值电压(Vth1)与该像素单元电路(10)对应的输入信号进行叠加后得到一叠加数据信号(data),将该叠加数据信号(data)输入至每个像素单元电路(10)中;
所述像素单元电路(10)用于根据叠加数据信号(data)进行内部补偿,从而补偿驱动薄膜晶体管的实际阈值电压(Vth)的漂移;
所述像素单元电路(10)包括:第一薄膜晶体管(T1)、第二薄膜晶体管(T2)、第三薄膜晶体管(T3)、存储电容(Cst)及有机发光二极管(D);
所述第一薄膜晶体管(T1)的栅极电性连接第一节点(G),源极电性连接第二节点(Q),漏极接入电源正电压(VDD);该第一薄膜晶体管(T1)为驱动薄膜晶体管;
所述第二薄膜晶体管(T2)的栅极电性连接第一控制信号(WR),源极接入叠加数据信号(data),漏极电性连接第一节点(G);
所述第三薄膜晶体管(T3)的栅极电性连接第二控制信号(RD),源极接入初始电压(Vini),漏极电性连接第二节点(Q);
所述存储电容(Cst)的一端电性连接第一节点(G),另一端电性连接第二节点(Q);
所述有机发光二极管(D)的阳极电性连接第二节点(Q),阴极接入电源负电压(VSS);
所述第一控制信号(WR)、第二控制信号(RD)、叠加数据信号(data)及初始电压(Vini)相组合,先后对应于一初始化阶段(P1)、一电压编程阶段(P2)、一数据信号输入阶段(P3)以及一显示发光阶段(P4);
在所述初始化阶段(P1)中,所述第一控制信号(WR)为高电位,所述第二控制信号(RD)为高电位,所述叠加数据信号(data)为初始电压(Vini)的电位,所述初始电压(Vini)为低电位;
在所述电压编程阶段(P2)中,所述第一控制信号(WR)为高电位,所述第二控制信号(RD)为低电位,所述叠加数据信号(data)为叠加后的初始阈值电压(Vth1)和基准电压(Vref),所述初始电压(Vini)为低电位;所述基准电压(Vref)的电位大于初始电压(Vini)的电位;
在所述数据信号输入阶段(P3)中,所述第一控制信号(WR)为高电位,所述第二控制信号(RD)为低电位,所述叠加数据信号(data)为叠加后的初始阈值电压(Vth1)和数据信号电压(Vdata),所述初始电压(Vini)为低电位;所述数据信号电压(Vdata)的电位大于基准电压(Vref)的电位;
在所述显示发光阶段(P4)中,所述第一控制信号(WR)为低电位,所述第二控制信号(RD)为低电位,所述叠加数据信号(data)为初始电压(Vini)的电位,所述初始电压(Vini)为低电位。
2.如权利要求1所述的OLED显示面板,其特征在于,所述第一薄膜晶体管(T1)、第二薄膜晶体管(T2)以及第三薄膜晶体管(T3)均为N型薄膜晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910319983.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示面板及其信号读取方法、显示装置
- 下一篇:显示设备及其驱动方法





