[发明专利]一种轨道电路接收器和移频轨道电路接收器有效
| 申请号: | 201910262621.X | 申请日: | 2019-04-02 |
| 公开(公告)号: | CN110077439B | 公开(公告)日: | 2021-04-30 |
| 发明(设计)人: | 孙宁先;王连福;李明兵;高华敏 | 申请(专利权)人: | 北京和利时系统工程有限公司 |
| 主分类号: | B61L27/00 | 分类号: | B61L27/00 |
| 代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 陶丽;解婷婷 |
| 地址: | 100176 北京市大*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 轨道电路 接收器 | ||
1.一种轨道电路接收器,其特征在于,包括信号处理单元、隔离变压器、两个采集通道、两个检测通道,两个采集通道构成二取二结构,其中:
隔离变压器包括一个用于接收待测信号的初级线圈和两个分别设有一中心抽头的次级线圈;
每个采集通道分别用于,采集一个次级线圈的两端子的差分信号与共模信号,并输出至信号处理单元;信号处理单元通过每个检测通道向变压器的一个次级线圈中心抽头发送检测信号;
信号处理单元用于,将所述差分信号与预设频率和/或预设幅值进行比较,以检测待测信号的状态,并将所述共模信号与所述检测信号进行比较,以检测所述两个采集通道和隔离变压器是否工作正常。
2.根据权利要求1所述的轨道电路接收器,其特征在于,所述信号处理单元的将所述差分信号与预设频率和/或预设幅值进行比较,以检测待测信号的状态,包括:
如果所述差分信号的频率与预设频率相同,且所述差分信号的幅值高于预设幅值,则所述初级线圈侧有待测信号输入;如果所述差分信号的幅值低于预设幅值,则所述初级线圈侧没有待测信号输入。
3.根据权利要求1所述的轨道电路接收器,其特征在于,所述一个初级线圈和两个次级线圈的电压变比为1:1:1。
4.根据权利要求3所述的轨道电路接收器,其特征在于,所述信号处理单元的将所述共模信号与所述检测信号进行比较,以检测所述两个采集通道和隔离变压器是否工作正常,包括:
如果所述次级线圈的两端子的共模信号的频率与该所述次级线圈的中心抽头接收的检测信号的频率相同,且共模信号的幅值为所述检测信号的幅值的两倍,则该所述次级线圈连接的采集通道及隔离变压器正常。
5.根据权利要求1所述的轨道电路接收器,其特征在于,所述两个次级线圈的中心抽头接收的所述检测信号的频率不同。
6.根据权利要求1所述的轨道电路接收器,其特征在于,所述检测通道包括数模转换单元;所述采集通道包括相互连接的滤波及信号调理单元和模数转换单元,所述滤波及信号调理单元和所述隔离变压器相连接,所述模数转换单元和所述信号处理单元相连接。
7.一种移频轨道电路接收器,其特征在于,包括两个如权利要求1至6任一所述的轨道电路接收器,其中:
一个轨道电路接收器的待测信号为主轨道信号;另一个轨道电路接收器的待测信号为小轨道信号。
8.根据权利要求7所述的移频轨道电路接收器,其特征在于,所述信号处理单元包括两个,所述主轨道信号对应的一个采集通道、一个检测通道以及所述小轨道信号对应的一个采集通道、一个检测通道共用一个信号处理单元;所述主轨道信号对应的另一个采集通道、另一个检测通道以及所述小轨道信号对应的另一个采集通道、另一个检测通道共用另一个信号处理单元。
9.根据权利要求7所述的移频轨道电路接收器,其特征在于,所述信号处理单元包括相互连接的现场可编程门阵列FPGA和中央处理器CPU,所述FPGA分别与所述采集通道和所述检测通道相连接,所述FPGA还和外部通信接口相连接,用于接口处理以及信号缓存;所述CPU用于信号处理并控制所述FPGA的输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京和利时系统工程有限公司,未经北京和利时系统工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910262621.X/1.html,转载请声明来源钻瓜专利网。





