[发明专利]单芯片系统,用于运行单芯片系统的方法及机动车有效
申请号: | 201880066552.9 | 申请日: | 2018-10-16 |
公开(公告)号: | CN111213144B | 公开(公告)日: | 2023-10-24 |
发明(设计)人: | M·克莱恩;K·扎瓦兹基;安昌燮;H-G·格鲁贝尔 | 申请(专利权)人: | 奥迪股份公司 |
主分类号: | G06F21/55 | 分类号: | G06F21/55;G06F21/71 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 汪勤;吴鹏 |
地址: | 德国因戈*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 系统 用于 运行 方法 机动车 | ||
1.一种单芯片系统(1),该单芯片系统具有多个计算单元(2),尤其是计算核和/或CPU、至少一个输入/输出单元(9)、存储单元(3)和输入/输出控制单元(10),所述输入/输出控制单元协调在计算单元(2)和至少一个输入/输出单元(9)之间的通讯,其特征在于,所述的单芯片系统(1)还具有实现为硬件的攻击检测单元(14、14a、14b),该攻击检测单元通过硬件信号连接(16)至少与作为单芯片系统(1)的组件的输入/输出控制单元(10)相连接,并且对于输入/输出控制单元(10)接收的输入信号进行评估以确定是否存在对攻击检测规则组(15)的违规情况,该违规情况将被记录和/或通过至少一个措施来应答。
2.根据权利要求1所述的单芯片系统,其特征在于,所述攻击检测单元(14、14a、14b)实现为单芯片系统(1)本身的硬件组件和/或设计成用于监控单芯片系统(1)的组件、尤其是计算单元(2)和/或虚拟计算组件(24、25)的、实现为附加计算单元的、尤其是分析影子存储器(27)的检查单元(28、28a、28b)的一部分。
3.根据权利要求1或2所述的单芯片系统,其特征在于,存在攻击检测单元(14、14a、14b)与单芯片系统(1)的至少一个另外的组件的另一硬件信号连接(16),其中,同样评估从该另一硬件信号连接接收的输入信号以确定是否存在对攻击检测规则组(15)的违规情况,该违规情况将被记录和/或通过至少一个措施来应答。
4.根据权利要求3所述的单芯片系统,其特征在于,所述至少一个另外的组件是存储器存取控制单元(7)和/或存储单元(3)。
5.根据权利要求4所述的单芯片系统,其特征在于,所述存储器存取控制单元(7)包括存储器存取寄存器(8),和/或在存储单元(3)方面获得的输入信号描述对存储单元(3)的、尤其是在物理层上定义的监控页(3)的存取。
6.根据权利要求4或5所述的单芯片系统,其特征在于,由所述存储器存取控制单元(7)获得的输入信号描述将计算单元(2)和存储单元(3)相连接的存储器总线的负荷。
7.根据权利要求3至6中任一项所述的单芯片系统,其特征在于,所述至少一个另外的组件中的至少一个是设计成用于监控影子存储器(7)的检查单元(28、28a、28b)。
8.根据权利要求3至7中任一项所述的单芯片系统,其特征在于,所述至少一个另外的组件中的至少一个是计算单元(2)-时钟发生器和/或功率管理单元和/或中断控制单元(12),其中,在单芯片系统(1)的负荷方面评估来自所述至少一个另外的组件的输入信号,和/或所述至少一个另外的组件中的至少一个是用于计算单元(2)中的至少一部分的配置寄存器,对该配置寄存器的输入信号进行检查以确定其是否属于根据攻击检测规则组(15)而不被允许的配置方案。
9.根据权利要求3至8中任一项所述的单芯片系统,其特征在于,所述至少一个组件中的至少一个是单芯片系统(1)的调试接口(11)或者包括单芯片系统的调试接口。
10.根据上述权利要求中任一项所述的单芯片系统,其特征在于,借助于硬件信号连接部(16)与攻击检测单元(14、14a、14b)相连接的至少一个组件中的至少一个设计用于预评估和/或过滤待传输给攻击检测单元(14、14a、14b)的输入信号。
11.根据上述权利要求中任一项所述的单芯片系统,其特征在于,攻击检测规则组(15)作为硬件不能改变地被固定,或者在受保护的方法中,尤其是在使用在单芯片系统(1)中作为硬件不能改变地编码的秘密信息的情况下,能改变。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奥迪股份公司,未经奥迪股份公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880066552.9/1.html,转载请声明来源钻瓜专利网。