[发明专利]用于处理引擎的利用率度量在审
申请号: | 201880054429.5 | 申请日: | 2018-08-27 |
公开(公告)号: | CN111033439A | 公开(公告)日: | 2020-04-17 |
发明(设计)人: | H·阿布萨拉赫;A·L·布朗;R·J·芬格;D·S·基鲁巴卡兰;A·K·马利克;J·J·潘;S·潘杜瓦达;E·罗滕;A·范德芬;E·魏斯曼;R·J·维索茨基 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/324 | 分类号: | G06F1/324;G06F9/50;G06F9/48;G06F11/34 |
代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳;岳磊 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 处理 引擎 利用率 度量 | ||
在实施例中,处理器包括多个处理引擎和功率控制单元。功率控制单元用于:维护第一处理引擎的第一利用率度量;检测从第一处理引擎到第二处理引擎的线程转移;以及使用第一处理引擎的第一利用率度量来生成第二处理引擎的第二利用率度量。描述并且要求其他实施例。
技术领域
实施例总体上涉及计算机处理器。更具体地说,实施例涉及计算机处理器中的功率管理。
背景技术
半导体处理和逻辑设计方面的进步已经允许集成电路器件中可能出现的逻辑的量增加。结果,计算机系统配置已经从系统中的单个或多个集成电路演进到各集成电路上的多个硬件线程、多个核、多个器件和/或完整系统。此外,随着集成电路的密度已经增长,对计算系统的功率需求也已经增长。结果,存在对于与集成电路关联的能量效率和节约的迫切需要。
附图说明
图1是根据本发明实施例的系统的一部分的框图。
图2是根据本发明实施例的处理器的框图。
图3是根据本发明另一实施例的多域处理器的框图。
图4是包括多个核的处理器的实施例。
图5是根据本发明一个实施例的处理器核的微架构的框图。
图6是根据另一实施例的处理器核的微架构的框图。
图7是根据又一实施例的处理器核的微架构的框图。
图8是根据再一实施例的处理器核的微架构的框图。
图9是根据本发明另一实施例的处理器的框图。
图10是根据本发明实施例的代表性SoC的框图。
图11是根据本发明实施例的另一示例SoC的框图。
图12是可以与实施例一起使用的示例系统的框图。
图13是可以与实施例一起使用的另一示例系统的框图。
图14是代表性计算机系统的框图。
图15是根据本发明实施例的系统的框图。
图16是根据实施例的示出用于制造集成电路以执行操作的IP核开发系统的框图。
图17A-图17B是根据本发明实施例的示出通用向量友好指令格式及其指令模板的框图。
图18A-图18D是根据本发明实施例的示出示例性专用向量友好指令格式的框图。
图19是根据本发明一个实施例的寄存器架构的框图。
图20A是根据本发明实施例的示出示例性有序流水线和示例性寄存器重命名、乱序发射/执行流水线的框图。
图20B是根据本发明实施例的示出要包括在处理器中的有序架构核的示例性实施例和示例性寄存器重命名、乱序发射/执行架构核二者的框图。
图21A-图21B示出更特定示例性有序核架构的框图,该核将是芯片中的若干逻辑块之一(包括相同类型和/或不同类型的其他核)。
图22是根据本发明实施例的处理器的框图,该处理器可以具有多于一个的核,可以具有集成存储器控制器,并且可以具有集成图形。
图23-图24是示例性计算机架构的框图。
图25是根据本发明实施例的对比使用软件指令转换器以将源指令集中的二进制指令转换为目标指令集中的二进制指令的框图。
图26是根据一个或多个实施例的示例系统的示图。
图27A-图27B是根据一个或多个实施例的示例线程转移操作的说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880054429.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:光学层合体
- 下一篇:用于对流矢量假设进行可信度检验的方法和设备