[发明专利]用于存储器中的并行I/O操作的设备和方法有效
申请号: | 201880054330.5 | 申请日: | 2018-10-05 |
公开(公告)号: | CN111052239B | 公开(公告)日: | 2023-10-20 |
发明(设计)人: | T·M·霍利斯 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C8/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 存储器 中的 并行 操作 设备 方法 | ||
本文中公开了用于多电平通信架构的设备和方法。实例设备可包含输入/输出I/O电路,所述输入/输出I/O电路包括驱动器电路,所述驱动器电路经配置以将涉及第一存储器装置的第一位流以及涉及第二存储器装置的第二位流转换成单个多电平信号。所述驱动器电路进一步经配置以使用经配置以驱动两个以上电压的驱动器将所述多电平信号驱动到耦合到所述第一存储器装置并且耦合到所述第二存储器装置的信号线上。
背景技术
使计算系统更加强大、更加功率高效以及更加紧凑的追求已引起了接口通信中的进展以改进处理量。在一些实例中,存储器装置架构已变得更加复杂,并且有时是三维的。虽然增大的复杂度已引起较高容量的存储器装置,但是关于输入/输出(I/O)操作的处理量限制可能限制继续增大计算机系统的数据处理量的能力。
发明内容
描述了实例设备。实例设备可包含输入/输出(I/O)电路,所述输入/输出(I/O)电路包含驱动器电路,所述驱动器电路经配置以将涉及第一存储器装置的第一位流和涉及第二存储器装置的第二位流转换成单个多电平信号。驱动器电路可以进一步经配置以使用经配置以驱动两个以上电压的驱动器将多电平信号驱动到耦合到第一存储器装置并且耦合到第二存储器装置的信号线上。在一些实例中,驱动器电路可包含多分支驱动器,所述多分支驱动器被划分成至少两个区段以用于驱动两个以上电压。在一些实例中,驱动器电路可以进一步包含编码器,所述编码器经配置以将第一位流转换成第一控制信号并且以将第二位流转换成第二控制信号。多分支驱动器可经配置以响应于第一控制信号和第二控制信号提供多电平信号。在一些实例中,第一控制信号经配置以控制驱动器电路的第一驱动器分支,并且第二控制信号经配置以控制驱动器电路的第二驱动器分支。在一些实例中,第一驱动器分支和第二驱动器分支可各自包含并行地多于一个分支(出于灵活性)。在一些实例中,驱动器分支的第一子集提供与驱动器分支的第二子集相比较大的驱动强度,其中驱动强度是通过电压或电流驱动阻抗确定的。在一些实例中,所述设备可以进一步包含接收器和解码器电路,所述接收器和解码器电路经配置以经由耦合到第一存储器装置且耦合到第二存储器装置的第二信号线接收第二多电平信号。接收器和解码器电路可以进一步经配置以对第二多电平信号进行解码以提供来自第一存储器装置的第三位流以及来自第二存储器装置的第四位流。在一些实例中,接收器和解码器电路包含多个比较器。多个比较器中的一个比较器可经配置以比较第二多电平信号的信号电平与参考电平并且以基于所述比较提供比较信号。经解码的第二多电平信号以提供第三位流和第四位流可以至少部分地基于比较信号。在一些实例中,接收器和解码器电路可以进一步经配置以对多电平信号进行解码以基于相应的请求之间的已知的时延提供第一位流和第二位流以提供包含在第一位流中并且包含在第二位流中的信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880054330.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:放电灯及放电灯装置
- 下一篇:用于改善锂硫二次电池的寿命特性和充电速度的方法