[实用新型]一种数字电源输入过欠压迟滞保护电路有效

专利信息
申请号: 201820872143.5 申请日: 2018-06-06
公开(公告)号: CN208316567U 公开(公告)日: 2019-01-01
发明(设计)人: 吴新荣 申请(专利权)人: 深圳华德电子有限公司
主分类号: H02M1/32 分类号: H02M1/32
代理公司: 暂无信息 代理人: 暂无信息
地址: 518067 广东省深圳市*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数字电源 执行装置 耦接 迟滞保护电路 输入过欠压 延时装置 本实用新型 比较装置 采样装置 驱动装置 误触发 迟滞 输入过欠压保护 技术方案要点 闭合 输出 比较信号 接收采样 延时信号 电路带 电路 概率 响应
【权利要求书】:

1.一种数字电源输入过欠压迟滞保护电路,其特征是:包括耦接于数字电源以检测数字电源回路中的电压并转换为采样信号的采样装置(3)、耦接于采样装置(3)以接收采样信号并输出第一比较信号的第一比较装置(11)、用于给第一比较装置(11)提供第一基准信号的第一基准装置(12)、耦接于第一比较装置(11)以接收第一比较信号并输出第一开关信号的第一开关装置(14)、耦接于第一开关装置(14)以接收第一开关信号并输出第一延时信号的第一延时装置(15)、耦接于第一延时装置(15)以接收第一延时信号并输出第一执行信号的第一执行装置(16);

还包括耦接于耦接于采样装置(3)以接收采样信号并输出第二比较信号的第二比较装置(21)、用于给第二比较装置(21)提供第二基准信号的第二基准装置(22)、耦接于第二比较装置(21)以接收第二比较信号并输出第二开关信号的第二开关装置(24)、耦接于第二开关装置(24)以接收第二开关信号并输出第二延时信号的第二延时装置(25)、耦接于第二延时装置(25)以接收第二延时信号并输出第二执行信号的第二执行装置(26);MOS管驱动装置所在回路耦接于第一执行装置(16)和第二执行装置(26)以接收第一执行信号和第二执行信号并响应于第一执行信号和第二执行信号以实现所在回路闭合;

采样信号大于第一基准信号且小于第二基准信号之间时,MOS管驱动装置所在回路响应于第一执行信号和第二执行信号以实现闭合,MOS管驱动装置工作。

2.根据权利要求1所述的一种数字电源输入过欠压迟滞保护电路,其特征是:所述采样装置(3)包括输出采样信号的采样电路(31)、耦接于采样电路(31)用于滤波的第一滤波电路(32)、耦接于滤波电路用于隔离干扰信号的第二滤波电路(33)。

3.根据权利要求1所述的一种数字电源输入过欠压迟滞保护电路,其特征是:还包括耦接于第一基准装置(12)以调节第一基准信号的第一调节装置(13)、耦接于第二基准装置(22)以调节第二基准信号的第二调节装置(23)。

4.根据权利要求1所述的一种数字电源输入过欠压迟滞保护电路,其特征是:所述第一开关装置(14)包括耦接于第一比较装置(11)以接收第一比较信号并输出第一触发信号的第一触发电路(141)、耦接于第一触发电路(141)以接收第一触发信号并输出第一开关信号的第一开关电路(142);

所述第二开关装置(24)包括耦接于第二比较装置(21)以接收第二比较信号并输出第二触发信号的第二触发电路(241)、耦接于第二触发电路(241)以接收第二触发信号并输出第二开关信号的第二开关电路(242)。

5.根据权利要求4所述的一种数字电源输入过欠压迟滞保护电路,其特征是:所述第一开关装置(14)还包括耦接于第一开关电路(142)并用于保护第一开关电路(142)的第一保护电路(143);

所述第二开关装置(24)还包括耦接于第二开关电路(242)并用于保护第二开关电路(242)的第二保护电路(243)。

6.根据权利要求1所述的一种数字电源输入过欠压迟滞保护电路,其特征是:所述第一执行装置(16)包括耦接于第一延时装置(15)以接收第一延时信号并输出第一控制信号的第一控制电路(161)、耦接于第一控制电路(161)以接收第一控制信号并输出第一执行信号的第一执行电路(162);

所述第二执行装置(26)包括耦接于第二延时装置(25)以接收第二延时信号并输出第二控制信号的第二控制电路(261)、耦接于第二控制电路(261)以接收第二控制信号并输出第二执行信号的第二执行电路(262)。

7.根据权利要求6所述的一种数字电源输入过欠压迟滞保护电路,其特征是:所述第一执行装置(16)还包括耦接于第一执行电路(162)并用于保护第一执行电路(162)的第三保护电路(163);

所述第二执行装置(26)还包括耦接于第二执行电路(262)并用于保护第二执行电路(262)的第四保护电路(263)。

8.根据权利要求1所述的一种数字电源输入过欠压迟滞保护电路,其特征是:所述第一延时装置(15)和第二延时装置(25)均为555定时器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳华德电子有限公司,未经深圳华德电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201820872143.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top