[发明专利]传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板在审
| 申请号: | 201811568870.3 | 申请日: | 2018-12-21 |
| 公开(公告)号: | CN110021332A | 公开(公告)日: | 2019-07-16 |
| 发明(设计)人: | 山本哲郎 | 申请(专利权)人: | 株式会社日本有机雷特显示器 |
| 主分类号: | G11C19/28 | 分类号: | G11C19/28;G09G3/20 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 安香子 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 传输电路 反相电路 输出稳定 输出端连接 移位寄存器 栅极驱动器 电路 输出信号 显示面板 输出端 信号端 晶体管 时钟信号同步 控制信号端 反相信号 复位电路 柔性基板 输出电路 输入电路 输出 电源线 输入端 反相 | ||
1.一种传输电路,由输入电路、复位电路、输出电路、输出稳定化电路构成,与时钟信号同步,由输入端获得并保持输入信号,将保持的输入信号作为输出信号从输出端输出,在所述传输电路中,
所述输出稳定化电路,包括:
反相电路,与所述传输电路的所述输入端以及所述输出端之中的任一方或双方连接,将使所述输入信号以及所述输出信号的至少一方的极性反相而得到的反相信号从输出端输出;以及
第一晶体管,所述反相电路的所述输出端与控制信号端连接,第一主信号端与作为所述输出稳定化电路的电源的第一电源连接,第二主信号端与所述传输电路的所述输出端连接。
2.如权利要求1所述的传输电路,
所述反相电路,由第二晶体管、第三晶体管、第四晶体管、以及第一电容构成,
所述第二晶体管的第一主信号端与第二电源连接,第二主信号端与所述反相电路的所述输出端连接;
所述第三晶体管的第一主信号端与所述反相电路的所述输出端连接,第二主信号端与第三电源连接;
所述第四晶体管的第一主信号端与所述第三晶体管的控制信号端连接,第二主信号端与第四电源连接;
所述第一电容的一端与所述第三晶体管的所述控制信号端连接,另一端与所述传输电路的所述输出端连接。
3.如权利要求2所述的传输电路,
所述第二电源的电位比所述传输电路的输出信号的低电平的电位高,所述第三电源的电位为所述低电平的电位以下,并且,所述第四电源的电位为所述第三电源的电位以下。
4.如权利要求2所述的传输电路,
第二电容连接于所述反相电路的所述输出端与固定电源之间。
5.如权利要求2所述的传输电路,
第三电容连接于所述第三晶体管的所述控制信号端与固定电源之间。
6.如权利要求2所述的传输电路,
输入到所述第二晶体管的控制信号端以及所述第四晶体管的控制信号端的控制信号,在所述传输电路的输出信号处于高电平时为低电平,在所述传输电路的输出信号处于低电平时至少有一次成为高电平。
7.如权利要求6所述的传输电路,
输入到所述第二晶体管的所述控制信号端以及所述第四晶体管的所述控制信号端的控制信号是相同的信号。
8.如权利要求7所述的传输电路,
输入到所述第二晶体管的所述控制信号端以及所述第四晶体管的所述控制信号端的所述相同的信号是,与输入到所述传输电路的所述输入电路以及所述复位电路之中的至少一方的控制信号相同的信号。
9.如权利要求1所述的传输电路,
所述反相电路,由第二晶体管、第三晶体管、第四晶体管、以及第一电容构成,
所述第二晶体管的第一主信号端与第二电源连接,第二主信号端与所述反相电路的所述输出端连接;
所述第三晶体管的第一主信号端与所述反相电路的所述输出端连接,第二主信号端与第三电源连接;
所述第四晶体管的第一主信号端与所述第三晶体管的控制信号端连接,第二主信号端与第四电源连接;
所述第一电容的一端与所述第三晶体管的所述控制信号端连接,另一端与所述传输电路的所述输入端连接。
10.如权利要求9所述的传输电路,
所述第二电源的电位比所述传输电路的输出信号的低电平的电位高,所述第三电源的电位为所述低电平的电位以下,并且,所述第四电源的电位为所述第三电源的电位以下。
11.如权利要求9所述的传输电路,
第二电容连接于所述反相电路的所述输出端与固定电源之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社日本有机雷特显示器,未经株式会社日本有机雷特显示器许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811568870.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器件
- 下一篇:存储器装置和存储器系统





