[发明专利]时钟分配电路和包括其的半导体器件在审
申请号: | 201811149332.0 | 申请日: | 2018-09-29 |
公开(公告)号: | CN110136762A | 公开(公告)日: | 2019-08-16 |
发明(设计)人: | 张修宁;权大汉;李根一;黄奎栋 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/4076 | 分类号: | G11C11/4076 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟分配电路 内部时钟信号 半导体器件 电路 发生电路 偏置电压 数据时钟 外部时钟信号 彼此独立 电路分配 全局线 地被 配置 外部 | ||
本发明提供一种时钟分配电路和包括其的半导体器件。所述时钟分配电路可以包括:数据时钟发生电路,其被配置为利用外部时钟信号来产生内部时钟信号。所述时钟分配电路可以被配置为:经由第一电路接收内部时钟信号,并且将所述内部时钟信号经由耦接到全局线的第二电路分配给所述时钟分配电路的外部。提供给所述第一电路和所述数据时钟发生电路的第一偏置电压与提供给所述第二电路的第二偏置电压可以彼此独立地被控制。
相关申请的交叉引用
本申请要求于2018年2月9日提交的申请号为10-2018-0016550的韩国专利申请的优先权,该申请通过引用整体并入本文。
技术领域
各种实施例总体而言涉及一种半导体器件,更具体地,涉及一种时钟分配电路和包括时钟分配电路的半导体器件。
背景技术
半导体器件包括用于将外部时钟信号分配给各种内部电路的时钟分配电路,所述外部时钟信号包括从主机提供的时钟信号。
时钟分配电路包括用于接收外部时钟信号并且处理或重新传输接收到的时钟信号以使得时钟信号可以用在内部电路中的逻辑电路,并且逻辑电路可以根据偏置电压操作。
因此,为了提高半导体器件的操作效率和性能,需要有效地控制提供给逻辑电路的偏置电压的电平。
发明内容
在一个实施例中,可以提供一种时钟分配电路。所述时钟分配电路可以包括:数据时钟发生电路,其被配置为利用外部时钟信号来产生内部时钟信号。所述时钟分配电路可以被配置为:经由第一电路接收所述内部时钟信号,并且将所述内部时钟信号经由耦接到全局线的第二电路分配给所述时钟分配电路的外部。提供给所述第一电路和所述数据时钟发生电路的第一偏置电压与提供给所述第二电路的第二偏置电压可以彼此独立地被控制。
在一个实施例中,可以提供一种时钟分配电路。所述时钟分配电路可以包括:数据时钟发生电路,其被配置为根据第一偏置电压利用外部时钟信号来产生内部时钟信号。所述时钟分配电路可以包括:全局分配电路,其被配置为根据所述第一偏置电压和第二偏置电压将所述内部时钟信号经由全局线分配给所述时钟分配电路的外部。所述时钟分配电路可以包括:偏置发生电路,其被配置为根据多个偏置码来产生处于独立的电平的所述第一偏置电压和所述第二偏置电压。
在一个实施例中,可以提供一种半导体器件。所述半导体器件可以包括多个DQ阵列。所述半导体器件可以包括:多个局部网络,所述多个局部网络被配置为将经由全局线传输的内部时钟信号分配给所述多个DQ阵列。所述半导体器件可以包括:第一电路和第二电路,所述第一电路和所述第二电路被配置为将所述内部时钟信号分配给所述全局线,所述内部时钟信号基于外部时钟信号而产生。第二偏置电压可以提供给直接耦接到所述全局线的所述第二电路,并且第一偏置电压可以提供给耦接到所述第二电路的所述第一电路。所述第一偏置电压和所述第二偏置电压可以彼此独立地被控制。
附图说明
图1示出了根据一个实施例的数据处理系统的配置。
图2示出了根据一个实施例的包括时钟分配电路的半导体器件的配置。
图3示出了图2的局部网络的配置。
图4示出了图3的转换器的配置。
图5示出了图3的时钟分配器的配置。
图6示出了图2的数据时钟发生电路的配置。
图7示出了图2的全局分配电路的配置。
图8示出了图2的偏置发生电路的配置。
图9示出了图8的第一数模转换器的配置。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811149332.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种高带宽的磁性随机存储器
- 下一篇:读取电阻式存储器件的方法