[发明专利]片上时钟校准装置及校准方法有效
申请号: | 201811031597.0 | 申请日: | 2018-09-05 |
公开(公告)号: | CN109067394B | 公开(公告)日: | 2022-02-15 |
发明(设计)人: | 樊骕研;杨焰文;李育强 | 申请(专利权)人: | 深圳全志在线有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/099 |
代理公司: | 珠海智专专利商标代理有限公司 44262 | 代理人: | 林永协 |
地址: | 518000 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 校准 装置 方法 | ||
1.片上时钟校准装置,包括RC振荡电路以及分频校准电路,所述分频校准电路包括接收所述RC振荡电路输出的原始RC时钟信号的分频器;
其特征在于:
该装置还包括基准高频时钟源,所述分频校准电路还包括定时计数器、分频比计算模块以及高频时钟启动模块;
所述定时计数器接收所述分频器输出的低频时钟信号,并且间歇性的向所述高频时钟启动模块输出启动信号;
所述高频时钟启动模块接收所述启动信号后,启动所述基准高频时钟源;
所述基准高频时钟源启动后向所述分频比计算模块输出高频时钟信号;
所述分频比计算模块接收所述原始RC时钟信号以及所述高频时钟信号,并计算分频比,将所述分频比的数值输出至所述分频器;
所述分频器基于所述分频比对所述原始RC时钟信号进行小数分频并输出校准后的低频时钟信号;
所述定时计数器计算多个校准时刻的时间,并且在到达每一个所述校准时刻时,向所述高频时钟启动模块输出一次启动信号;
所述定时计数器记录多个校准周期的时间,并依次在每一个所述校准周期到达时,向所述高频时钟启动模块输出启动信号;
在到达最后一个所记录的所述校准周期时间以后,以最后一个所述校准周期为设定周期,向所述高频时钟启动模块输出循环启动信号。
2.根据权利要求1所述的片上时钟校准装置,其特征在于:
所述定时计数器设置有多个寄存器,每一所述寄存器记录一个所述校准周期的最小步进时间周期的数量。
3.根据权利要求2所述的片上时钟校准装置,其特征在于:
多个所述校准周期的周期时间依次逐渐增加。
4.根据权利要求1至3任一项所述的片上时钟校准装置,其特征在于:
所述分频比计算模块具有除法电路,所述除法电路使用一个预设值除以分频校准值计算获得所述分频比的数值。
5.根据权利要求4所述的片上时钟校准装置,其特征在于:
所述分频校准值为所述原始RC时钟信号的计数值满足精度计算要求时,所述高频时钟信号的计数值。
6.片上时钟校准方法,包括:
RC振荡电路向分频器输出原始RC时钟信号,所述分频器基于分频比对所述原始RC时钟信号进行分频并输出低频时钟信号;
其特征在于:
所述分频器向定时计数器输出所述低频时钟信号,并且间歇性的向高频时钟启动模块发送启动信号:所述定时计数器计算多个校准时刻的时间,并且在到达每一个所述校准时刻时,向所述高频时钟启动模块输出一次启动信号;
所述高频时钟启动模块接收所述启动信号后,启动基准高频时钟源;
所述基准高频时钟源启动后向所述分频比计算模块输出高频时钟信号;
所述分频比计算模块接收所述原始RC时钟信号以及所述高频时钟信号,并计算分频比,将所述分频比的数值输出至所述分频器;
所述分频器基于所述分频比对所述原始RC时钟信号进行小数分频并输出校准后的低频时钟信号;
所述定时计数器记录多个校准周期的时间,并依次在每一个所述校准周期到达时,向所述高频时钟启动模块输出启动信号;
在到达最后一个所记录的所述校准周期时间以后,以最后一个所述校准周期为设定周期,向所述高频时钟启动模块输出循环启动信号。
7.根据权利要求6所述的片上时钟校准方法,其特征在于:
所述分频比计算模块使用一个预设值除以分频校准值计算获得所述分频比的数值,其中,所述分频校准值为所述低频时钟信号的计数值满足精度计算要求时,所述高频时钟信号的计数值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳全志在线有限公司,未经深圳全志在线有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811031597.0/1.html,转载请声明来源钻瓜专利网。