[发明专利]高速任意波形产生电路在审
申请号: | 201810367185.8 | 申请日: | 2018-04-23 |
公开(公告)号: | CN108519791A | 公开(公告)日: | 2018-09-11 |
发明(设计)人: | 周毅刚;王江涛;鲍柳勇;陈必新 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F1/02 | 分类号: | G06F1/02 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 岳昕 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 标准波 单周期 波形产生电路 波形数据 幅值信息 数据信息 延时信号 多周期 数模转换模块 信号源发生器 接收上位机 测量领域 控制信号 滤波模块 时钟模块 输出合成 输出缓冲 激励源 缓冲 滤波 延时 叠加 发送 | ||
1.高速任意波形产生电路,其特征在于,包括FPGA(1)、时钟模块(4)、数模转换模块(2)和输出缓冲及滤波模块(3);
FPGA(1),用于接收上位机发送的单周期标准波的波形数据,并根据单周期标准波的波形数据,获得该标准波中所有点的数据信息,所有点的数据信息包括每个点所对应的幅值信息和每个点所对应的位置信息;
时钟模块(4),根据接收的FPGA(1)发出的控制信号,生成延时信号;
数模转换模块(2),用于根据接收单周期标准波中每个点所对应的幅值信息、位置信息以及接收的延时信号,对单周期标准波进行延时和叠加,形成多周期标准波;
输出缓冲及滤波模块(3),用于对接收的多周期标准波进行缓冲及滤波后,输出合成波。
2.根据权利要求1所述的高速任意波形产生电路,其特征在于,所述的FPGA(1)包括系统控制模块(1-1)和波形读取模块(1-2);
系统控制模块(1-1),用于接收上位机发送的单周期标准波的波形数据,并将接收的单周期标准波的波形数据发送至波形读取模块(1-2);
波形读取模块(1-2),用于读取系统控制模块(1-1)输出的单周期标准波的波形数据中每个点所对应的幅值信息和位置信息,并将每个点所对应的幅值信息和位置信息发送至数模转换模块(2);
所述波形读取模块(1-2)、数模转换模块(2)和输出缓冲及滤波模块(3)构成了一个合成波的合成通路(5)。
3.根据权利要求2所述的高速任意波形产生电路,其特征在于,所述FPGA(1)还包括一个幅度控制模块(1-3);
幅度控制模块(1-3),用于根据系统控制模块(1-1)发出的幅值控制信号,实现对数模转换模块(2)输出的多周期标准波的幅值进行调节。
4.根据权利要求2所述的高速任意波形产生电路,其特征在于,还包括另一个合成通路(5)和另一个幅度控制模块(1-3);
另一个幅度控制模块(1-3),用于根据系统控制模块(1-1)发出的幅值控制信号对另一个合成通路(5)中的数模转换模块(2)输出的多周期标准波的幅值进行调节;
另一个合成通路(5)中的数模转换模块(2),用于接收时钟模块(4)输出的时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810367185.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电磁吸盘的控制方法、装置及电磁吸盘
- 下一篇:时钟发生电路的重新配置