[发明专利]存储器控制器有效
| 申请号: | 201780005111.3 | 申请日: | 2017-01-24 |
| 公开(公告)号: | CN108431785B | 公开(公告)日: | 2021-12-10 |
| 发明(设计)人: | 成濑峰信 | 申请(专利权)人: | 爱信艾达株式会社 |
| 主分类号: | G06F12/00 | 分类号: | G06F12/00 |
| 代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 向勇 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 控制器 | ||
本发明提供一种在存储器根据实际数据进行动作的状态下,能够得知对于数据的选通点的技术。存储器控制器(1)具有:数据倾斜调整部(2),调整读取数据信号的数据倾斜;选通调整部(3),调整选通点;数据变化点检测部(4),检测数据变化点;选通点检测部(5),检测选通点;动态时机运算部(6),对各个读取数据信号运算动态时机信息;动态时机信息存储部(7),存储动态时机信息;以及动态时机信息输出部(8),输出动态时机信息。
技术领域
本发明涉及一种用于控制对存储器写入及读取多比特的数据的存储器控制器。
背景技术
如日本特开2008-52335号公报(专利文献1)所记载,在多数情况下,在集成有存储器和逻辑电路等的例如被称为系统LSI的半导体集成电路中,在存储器与逻辑电路之间具有存储器接口电路(存储器控制器)。如专利文献1的图1和图13等所例示,从存储器(3、103)输出的数据信号(DQ),在由同样从存储器(3、103)提供的选通信号(DQS)所规定的时机(选通点),被锁存在寄存器等锁存电路(12、112)中。优选,该选通点设置在数据信号稳定的期间(称为窗口(window)、眼(eye)等)内,而非数据信号发生变化的变化点附近。
但是,数据信号和选通信号的相位有时因动作环境(电源电压、半导体集成电路整体的功耗、周围温度、通过附近的信号线的信号的串扰噪声等)的影响而变动。因此,存储器接口电路中常常具有用于调整数据信号和选通信号的相位的调整电路。专利文献1中例示出了如下结构:在接口电路(10、110)中具有用于调整选通信号(DQS)的相位的可变延迟电路(13、113)或延迟调整电路(14、114)的结构,或者还具有用于调整数据信号(DQ)的相位的固定延迟电路(11)的结构。通过在产品组装后或出厂前等合适的时期进行校准,以使存储器(3、13)及接口电路(10、110)在调整模式下动作,来设定延迟调整电路(14、114)的延迟设定值(专利文献1的第0022段等)。需要说明的是,这样的校准可以在将测试数据存储在半导体集成电路中且每次对半导体集成电路接通电源时执行。
如专利文献1所记载,多数情况下,这样的校准在特殊的动作模式(例如,上述的调整模式)下进行。因此,例如,当半导体集成电路实际动作时,难以了解在数据信号(实际数据)与选通点之间确保了何种程度的余量(时机裕度)等。根据实际数据的内容不同,也存在许多用于传送多比特的数据的多个数据信号线同时变化,导致消耗电流增加且转换时间变长,变化点的相位发生偏移的情况。在这样的情况下,也考虑对于数据信号的选通点位于非优选的位置的情况。因此,为了能够进行延迟设定值的再设定或进行是否需要调整的判断等,优选,能够在半导体集成电路实际进行动作的状态下,确认这样的时机裕度等。
需要说明的是,具有这样的存储器及存储器控制器的方式不限于如上所述的系统LSI(半导体集成电路),也存在具有多个独立的芯片(也包括封装通用且裸片独立的方式)的多芯片模块的情况。在这样的方式中,使用相互独立的存储器芯片与存储器控制器,并分别以不同的时钟信号为基准进行动作。多数情况下,存储器芯片中具有用于调整存储器控制器的时钟信号与存储器芯片的时钟信号的相位差的相位调整器。但是,为了抑制功耗和成本,在近年来使用量大幅增长的智能手机中使用的存储器芯片中,也存在不具有这样的相位调整器的存储器芯片。此外,这样的存储器芯片具有批量生产的数量优势,成本较低。因此,有时将这样的存储器芯片转用于与智能手机等不同的产品。在这种情况下,更优选,能够在多芯片模块实际进行动作时,掌握在数据信号(实际数据)与选通点之间确保了何种程度的余量(时机裕度)等。
现有技术文献
专利文献1:日本特开2008-52335号公报
发明内容
发明所要解决的问题
鉴于上述背景,期望提供一种在存储器根据实际数据进行动作的状态下,能够了解对于数据的选通点的技术。
解决问题的技术方案
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱信艾达株式会社,未经爱信艾达株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780005111.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:访问请求处理方法、装置及计算机系统
- 下一篇:混合高速缓存





