[实用新型]一种基于VPX架构的通信系统信息处理平台有效
申请号: | 201720661461.2 | 申请日: | 2017-06-08 |
公开(公告)号: | CN206877318U | 公开(公告)日: | 2018-01-12 |
发明(设计)人: | 李萌;吕泽政;潘岩;李童 | 申请(专利权)人: | 山东超越数控电子股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 济南信达专利事务所有限公司37100 | 代理人: | 孙晶伟 |
地址: | 250100 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 vpx 架构 通信 系统 信息处理 平台 | ||
技术领域
本实用新型公开了一种信息处理平台,属于计算机通信领域,具体地说是一种基于VPX架构的通信系统信息处理平台。
背景技术
随着通信技术的发展日趋成熟,数据的采样速率大幅提升,对数据实时性、系统可靠性都有了更高的要求,尤其在雷达信号处理、水下声呐导航和无人机信息采集等通信领域,而本实用新型提供一种基于VPX架构的通信系统信息处理平台,可应用于雷达信号处理、水下声呐导航和无人机信息采集等多种通信领域,采用VPX架构,通过SRIO和ETH Serdes总线进行数据传输,具有高速率数据传输带宽,且具有良好的电磁特性,形成高性能信号处理平台良好的技术储备,为公司带来经济效益的同时,也做到核心技术的自主可控。
VPX总线是VITA(VME International Trade Association, VME国际贸易协会)组织于2007年在其VME总线基础上提出的新一代高速串行总线标准。VPX总线采用高速串行总线技术替代了VME总线的并行总线技术。VPX总线引入了目前最新串行总线技术,例如:RapidIO、PCI-Express和万兆以太网等,支持更高的背板带宽。
发明内容
本实用新型提供一种基于VPX架构的通信系统信息处理平台,所采用的技术方案为:
一种基于VPX架构的通信系统信息处理平台,包括VPX背板、信号采集板、主控板、数据处理板、高速交换板、高速存储板、电源板,各板之间通过VPX背板进行数据交互、信息存储、高速数据通信以及状态控制,
信号采集板负责完成对接收模拟信号的信号预处理和高速ADC采集,
主控板通过ETH Serdes总线向各板发送控制指令,控制系统的工作模式,
高速交换板负责根据系统不同的工作模式切换信息数据的SRIO传输通道,
高速存储板卡负责实时存储信号采集板采集到的源信息,并实时回放存储的源数据,
数据处理板负责实时处理由VPX背板接口传输过来的数据,将处理后的数据传输给显示模块进行实时显示,
电源板为各板供电;
系统上电后,信号采集板根据主控板发送来的控制指令对阵元采集到的信号进行信号预处理,并对处理后的数据进行高速采样,将采样到的信号按固定格式进行打包处理,根据信息处理平台工作模式的不同,主控板给高速交换板发送不同的通道控制指令,控制整个系统实现不同的板卡交互方式。
所述主控板通过I2C总线实时监控各板卡的状态信息。
所述高速交换板配置DSP和交换芯片实现SRIO通道的数据交换。高速交换板还可采用星型拓扑结构,更加有利于实现任意两个板卡的信息交互。
所述高速存储板采用FPGA + mSATA的方式。
本实用新型的有益效果为:
本实用新型提供一种基于VPX架构的通信系统信息处理平台,包括VPX背板、信号采集板、主控板、数据处理板、高速交换板、高速存储板、电源板,各板之间通过VPX背板进行数据交互、信息存储、高速数据通信以及状态控制,系统上电后,信号采集板根据主控板发送来的控制指令对阵元采集到的信号进行信号预处理,并对处理后的数据进行高速采样,将采样到的信号按固定格式进行打包处理,根据信息处理平台工作模式的不同,主控板给高速交换板发送不同的SRIO通道控制指令,控制整个系统实现不同的板卡交互方式;本实用新型采用VPX架构,通过SRIO和ETH Serdes总线进行数据传输,具有高速率数据传输带宽,且具有良好的电磁特性,形成高性能信号处理平台良好的技术储备,为公司带来经济效益的同时,也做到核心技术的自主可控。
附图说明
图1 本实用新型框架示意图。
具体实施方式
下面参照附图所示,通过具体实施方式对本实用新型进一步说明:
一种基于VPX架构的通信系统信息处理平台,包括VPX背板、信号采集板、主控板、数据处理板、高速交换板、高速存储板、电源板,各板之间通过VPX背板进行数据交互、信息存储、高速数据通信以及状态控制;图中从上往下,第一条箭头线表示电源板为各板供电5v/12v,依次高速交换板第一组与各板间箭头交互线表示4x SRIO信号线,第二组与各板间箭头交互线表示ETH Serdes总线,接下来第三条信号线表示UART总线,最下面一条表示I2C总线;
其中信号采集板负责完成对接收模拟信号的信号预处理和高速ADC采集;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东超越数控电子股份有限公司,未经山东超越数控电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720661461.2/2.html,转载请声明来源钻瓜专利网。