[实用新型]一种用于稳定运算放大器输出电压的电路有效
申请号: | 201720405810.4 | 申请日: | 2017-04-18 |
公开(公告)号: | CN207184429U | 公开(公告)日: | 2018-04-03 |
发明(设计)人: | 李冰;李珍珍 | 申请(专利权)人: | 西安欣创电子技术有限公司 |
主分类号: | H03F3/45 | 分类号: | H03F3/45 |
代理公司: | 西安新思维专利商标事务所有限公司61114 | 代理人: | 韩翎 |
地址: | 710075 陕西省西安*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 稳定 运算放大器 输出 电压 电路 | ||
技术领域
本实用新型具体涉及一种用于稳定运算放大器输出电压的电路。
背景技术
通常稳定运算放大器共模输出电压的方法主要以共模反馈电路实现,先检测到运算放大器输出的共模电平,与参考电压在误差放大器中比较,输出误差信号反馈控制运放负载,使输出直流电平与参考电压相同,共模反馈的稳定建立要在差模输出之前完成,因此,共模反馈电路的环路带宽大于差模运放电路的带宽,不可避免地耗费一定的功耗,同时,还要注意共模稳定的问题,从而使得运放电路分析变得复杂,尤其是在复杂系统中,多个运放电路的使用将使功耗和稳定性问题变得非常突出。
在实际应用中,差分运算放大器的输出共模电压可以通过负载自偏置电路产生,即检测出的输出共模电压可以不经过误差放大器,而直接反馈给负载,负载输出端自偏置到所需的共模电平,不影响差模电压的工作,电路设计简化了许多,避免共模反馈电路使用功耗。然而,自偏置负载电路的输出电压会随着自身的偏置状态的变化而变化,比如偏置电流、电源电压、温度等,这些因素可以来自于电路输出负载,也可以来自于外界环境的改变,因此,自偏置负载电路也需要相应的控制电路,使之能够稳定的输出所需要的电压值.根据输出电压与输出电流的关系,负载输出电压往往随偏置电流单调变化,可以通过设计相应的模块控制偏置电流,从而达到控制电路的输出电压。
实用新型内容
本实用新型为了解决上述背景技术中的不足之处,提供一种用于稳定运算放大器输出电压的电路。
为解决现有技术存在的问题,本实用新型的技术方案是:一种用于稳定运算放大器输出电压的电路,其特征在于:包括运算放大器模块OPAMP、共模点提取模块、偏置电流模块IBIAS、比较器模块COMPARATOR,数位合成寄存器模块和数字自动调谐电路模块,所述的输出端经共模点提取模块分两路信号输出,一路信号输出至第一比较器模块COMPARATOR1,一路信号输出至第二比较器模块COMPARATOR2,所述第一比较器模块COMPARATOR1和第二比较器模块COMPARATOR2再经REG输出到数字自动调谐电路模块,所述数字自动调谐电路模块与IBIAS连接,所述IBIAS还向OPAMP输入IOUT。
所述的数字自动调谐电路模块包括寄存器模块Register、译码器模块Decoder、加法器模块Adder和时钟产生电路Clock Generation Circuit(divider);所述的寄存器模块Register将信号依次通过译码器模块模块Decoder、加法器模块Adder、第二寄存器模块Register输出至第三寄存器模块Register,所述第三寄存器模块Register输出至IBIAS,所述时钟产生电路Clock Generation Circuit(divider)将信号通过三路分别输出至第一寄存器模块Register、加法器模块Adder和第二寄存器模块Register、第三寄存器模块Register,所述第二寄存器模块Register还输出5BITS至加法器模块Adder。
与现有技术相比,本实用新型的优点如下:
本实用新型避免了以往所使用的采用共模反馈电路来稳定共模点所带来的功耗大,电路分析复杂等缺点,同时避免共模反馈电路带来的电路稳定性问题。偏置电流模块(IBIAS)采用五位控制位控制,可精细调节输出共模点,精准的稳定电路的共模点。
附图说明
图1用于稳定运算放大器输出共模点的电路结构图;
图2数字自动调节电路结构图;
图3数字自动调谐电路中各模块工作时序。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
参见图1和图2:一种用于稳定运算放大器输出电压的电路,包括运算放大器模块OPAMP、共模点提取模块、偏置电流模块IBIAS、比较器模块COMPARATOR,数位合成寄存器模块和数字自动调谐电路模块,所述的数字自动调谐电路模块包括寄存器模块Register、译码器模块模块Decoder、加法器模块Adder,时钟产生电路Clock Generation Circuit(divider);
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安欣创电子技术有限公司,未经西安欣创电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720405810.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种活动的太阳能光伏支架
- 下一篇:一种具有锲形形状薄膜的薄膜体声波谐振器