[实用新型]一种用于集群Cache同步的装置有效
申请号: | 201720049939.6 | 申请日: | 2017-01-16 |
公开(公告)号: | CN206498435U | 公开(公告)日: | 2017-09-15 |
发明(设计)人: | 李世坤;王道邦;周泽湘;周涛;王成武;曾敦煌;于召鑫;马赵军;王爽;黄琤霖 | 申请(专利权)人: | 北京同有飞骥科技股份有限公司 |
主分类号: | H04L29/08 | 分类号: | H04L29/08;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100096 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 集群 cache 同步 装置 | ||
技术领域
本实用新型涉及一种用于集群Cache同步的装置,属于集群系统中的数据同步技术领域。
背景技术
集群是一组相互独立的服务器在网络中表现为单一的系统,并以单一系统的模式加以管理。当一台节点服务器发生硬件故障或软件故障时,服务会被另一个节点服务器接管。集群的高可用性为满足日益增长的信息服务需求提供了行之有效的解决方法。随着集群技术的发展,集群的功能不断增强完善,集群的数据处理性能也同步增强,但在集群节点间的缓存同步设计方面还不够完善,如使用主板板载的网口做缓存通道,效率低,或者重新开发主板,增加缓存同步模块,增加了开发成本,并且适用性差,要提升缓存同步性能就要重新设计一款主板。
下面对集群中的技术术语进行解释:
主桥:在控制器芯片组中起主导作用,直接与处理器进行数据和指令交换,充当连接桥梁的处理芯片;
节点:集群中的节点是一组独立的、通过高速网络互连的计算机或服务器。
发明内容
本实用新型的目的是为了解决现有集群系统缓存同步效率低和硬件实现成本高的问题,提出一种用于集群cache同步的装置。
本实用新型的目的是通过以下技术方案实现的:
一种用于集群Cache同步的装置,包括:PCIe接口、PCIe Switch芯片、均衡去加重中继器、同步时钟缓冲器、高速信号互联接口;PCIe接口、PCIe Switch 芯片、均衡去加重中继器与高速信号互联接口依次连接,同步时钟缓冲器将PCIe 接口的差分时钟信号处理为驱动能力更强的同相位时钟信号后连接到PCIe Switch芯片;PCIe接口与集群中的一个设备相连,经由PCIe Switch芯片扩展 PCIe链路,扩展出的PCIe信号由均衡去加重中继器处理后连到高速信号互联接口,同步时钟缓冲器连接在PCIe接口和PCIe switch之间,将从PCIe接口获取的时钟信号增强处理后发给PCIe Switch芯片,本装置通过高速信号互联接口经由PCIe交换机与集群中的其它设备相连;
所述PCIe接口用于与处理器的PCIe插槽连接,与处理器之间进行数据传输;
所述PCIe switch用于把来自PCIe接口的信号扩展出多路信号,以及转发来自均衡去加重中继器的信号;
所述均衡去加重中继器用于对扩展出的PCIe信号以及高速信号互联接口接收到的信号进行补偿,降低高速信号在传输过程中的损耗和失真,改善信号质量;
所述同步时钟缓冲器用于增强时钟信号的驱动能力并将输入时钟转化为多个同相位的差分时钟,输入端与PCIe接口相连,接收来自处理器的时钟信号,输出端与PCIe switch芯片相连,使PCIe switch芯片与处理器的时钟同步,在数据的传输过程中,在同相时钟的作用下,完成数据的发送和接收;
所述高速信号互联接口用于连接PCIe交换机,与集群中其它节点的cache 同步装置通信,将均衡去加重中继器改善后的信号经由PCIe交换机传输到其它节点;或者接收来自PCIe交换机其它节点的信号,并转给均衡去加重中继器。
一种基于集群Cache同步装置的集群同步方法如下:
步骤一:该同步装置通过PCIe接口从节点1处理器端接收缓存信号;
步骤二:缓存信号经PCIe switch扩展出多路信号,通过同步时钟缓冲器保持PCIe switch扩展信号与处理器时钟同步;
步骤三:扩展出来的包含缓存信息的信号经过发送端均衡去加重中继器进行均衡去加重处理,可保持信号的高质量;
步骤四:经优化处理的缓存信号在高速信号互联接口输出;
步骤五:高速信号互联接口通过高速线缆将信号传输到PCIe交换机,PCIe 交换机再把信号转发到节点2的cache同步装置的高速信号互联接口;
步骤六:信号在节点2经高速信号互联接口接收后输出给均衡去加重中继器进行均衡去加重处理,再传输到节点2的PCIe switch;
步骤七:节点2的PCIe switch将接收到的数据转发到节点2同步装置的 PCIe接口,通过同步时钟缓冲器保持PCIe switch信号与PCIe接口数据同步,即与处理器时钟同步;
步骤八:通过节点2同步装置PCIe接口将数据传输到节点2处理器,完成数据从节点1到节点2的同步。
有益效果
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京同有飞骥科技股份有限公司,未经北京同有飞骥科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720049939.6/2.html,转载请声明来源钻瓜专利网。