[实用新型]一种用于集群Cache同步的装置有效
申请号: | 201720049939.6 | 申请日: | 2017-01-16 |
公开(公告)号: | CN206498435U | 公开(公告)日: | 2017-09-15 |
发明(设计)人: | 李世坤;王道邦;周泽湘;周涛;王成武;曾敦煌;于召鑫;马赵军;王爽;黄琤霖 | 申请(专利权)人: | 北京同有飞骥科技股份有限公司 |
主分类号: | H04L29/08 | 分类号: | H04L29/08;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100096 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 集群 cache 同步 装置 | ||
1.一种用于集群Cache同步的装置,包括PCIe接口、PCIe Switch芯片、均衡去加重中继器、同步时钟缓冲器、高速信号互联接口;PCIe接口、PCIe Switch芯片、均衡去加重中继器与高速信号互联接口依次连接,同步时钟缓冲器将PCIe接口的差分时钟信号处理为驱动能力更强的同相位时钟信号后连接到PCIe Switch芯片;PCIe接口与集群中的一个设备相连,经由PCIe Switch芯片扩展PCIe链路,扩展出的PCIe信号由均衡去加重中继器处理后连到高速信号互联接口,同步时钟缓冲器连接在PCIe接口和PCIe switch之间,将从PCIe接口获取的时钟信号增强处理后发给PCIe Switch芯片,本装置通过高速信号互联接口经由PCIe交换机与集群中的其它设备相连;
所述PCIe接口用于与处理器的PCIe插槽连接,与处理器之间进行数据传输;
所述PCIe switch用于把来自PCIe接口的信号扩展出多路信号,以及转发来自均衡去加重中继器的信号;
所述均衡去加重中继器用于对扩展出的PCIe信号以及高速信号互联接口接收到的信号进行补偿,降低高速信号在传输过程中的损耗和失真,改善信号质量;
所述同步时钟缓冲器用于增强时钟信号的驱动能力并将输入时钟转化为多个同相位的差分时钟,输入端与PCIe接口相连,接收来自处理器的时钟信号,输出端与PCIe switch芯片相连,使PCIe switch芯片与处理器的时钟同步,在数据的传输过程中,在同相时钟的作用下,完成数据的发送和接收;
所述高速信号互联接口用于连接PCIe交换机,与集群中其它节点的cache同步装置通信,将均衡去加重中继器改善后的信号经由PCIe交换机传输到其它节点;或者接收来自PCIe交换机其它节点的信号,并转给均衡去加重中继器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京同有飞骥科技股份有限公司,未经北京同有飞骥科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720049939.6/1.html,转载请声明来源钻瓜专利网。