[发明专利]一种TTL液晶接口到LVDS接口的转换电路和转换方法在审
申请号: | 201711495905.0 | 申请日: | 2017-12-31 |
公开(公告)号: | CN107978292A | 公开(公告)日: | 2018-05-01 |
发明(设计)人: | 王栋博;岳艳娜;赵霄 | 申请(专利权)人: | 河南思维轨道交通技术研究院有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 郑州中原专利事务所有限公司41109 | 代理人: | 张春,李想 |
地址: | 450001 河南省郑州市高新技*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 ttl 液晶 接口 lvds 转换 电路 方法 | ||
1.一种TTL液晶接口到LVDS接口的转换电路,其特征在于:包括设置在CPU和液晶屏之间的转换电路,所述转换电路包括FPGA,FPGA上连接有存储器、晶振、电源模块。
2.根据权利要求1所述的一种TTL液晶接口到LVDS接口的转换电路,其特征在于:所述存储器包括DDR3存储器和FLASH存储器。
3.根据权利要求1所述的一种TTL液晶接口到LVDS接口的转换电路,其特征在于:所述FPGA上还连接有VGA转换模块,所述VGA转换模块连接外部的VGA设备。
4.根据权利要求1所述的一种TTL液晶接口到LVDS接口的转换电路,其特征在于:所述晶振频率为200Mhz。
5.一种TTL液晶接口到LVDS接口的转换方法,其特征在于:
CPU输出TTL电平格式的液晶显示数据发送给FPGA;
FPGA接收的液晶显示数据送入存储器中进行缓存;
FPGA根据后级液晶屏或者VGA所需的时序,计算后级液晶屏或VGA的待显示像素点在后级显示端中显示的行、列位置,然后从存储器中缓存的数据中读取缓存的像素数据,形成后级显示端显示时需要的扫描时序和数据;
其中,当后级显示端为TTL液晶时,直接输出;如果后级显示端为LVDS接口的液晶,则将扫描时序和数据转换为LVDS信号输出;如果后级显示端为VGA设备,则将扫描时序和数据通过VGA转换模块转换为VGA信号输出。
6.根据权利要求5所述的一种TTL液晶接口到LVDS接口的转换方法,其特征在于:
所述用于缓存像素数据的存储器为DDR3存储器。
7.根据权利要求6所述的一种TTL液晶接口到LVDS接口的转换方法,其特征在于:
当FPGA接收到CPU发送的液晶显示数据时,首先判断液晶显示数据的有效性,有效对数据则获取当前像素所在的显示位置并将当前像素的数据存入DDR3进行缓存。
8.根据权利要求5所述的一种TTL液晶接口到LVDS接口的转换方法,其特征在于:
将DDR3的读操作设为高优先级,写操作设为低优先级,读DDR3的数据时通过每次预取4个128位数的方式进行读取;
当FPGA对DDR3进行读操作时,通过七个状态完成读操作:首先FPGA发出读命令、地址、使能总线信号三个状态开始读取数据,再读取四次数据,当读取数据有效且读取时间不超时,完成度操作,否则DDR3进入空闲态;
当FPFA对DDR3进行写操作时,通过六个状态完成读操作:FPGA从接收缓冲区读取一次128位数据,并对DDR3发出使能总线信号,保持操作上述两个状态,随后发出DDR3的地址和需要缓存的数据,保持两个状态,然后发出写完成标志,关闭总线使能信号,完成写操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南思维轨道交通技术研究院有限公司,未经河南思维轨道交通技术研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711495905.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种驱动信号的调整方法
- 下一篇:一种具有护眼功能的显示器及电子设备