[发明专利]一种FIR滤波器及其滤波方法在审
申请号: | 201711404640.9 | 申请日: | 2017-12-22 |
公开(公告)号: | CN107979355A | 公开(公告)日: | 2018-05-01 |
发明(设计)人: | 周勇敢;李林峰;王小军;李德荣;睢希;赵勇;仇妙月 | 申请(专利权)人: | 西安烽火电子科技有限责任公司 |
主分类号: | H03H17/02 | 分类号: | H03H17/02;H03H17/06 |
代理公司: | 西安睿通知识产权代理事务所(特殊普通合伙)61218 | 代理人: | 寇兰英 |
地址: | 710075 陕西省西安*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 fir 滤波器 及其 滤波 方法 | ||
技术领域
本发明属于数字信号处理技术领域,尤其涉及一种FIR滤波器及其滤波方法。
背景技术
FIR(Finite Impulse Response)滤波器是数字信号处理系统中最基本的一个元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位抽样响应是有限长的,因而滤波器是稳定的系统,因此FIR滤波器在音频、信号处理、通信、图像处理、模式识别等领域都有着广泛的应用。通过改变信号的频率特性,起到获取有用信号、滤除噪声、稳定环路等作用。由于FPGA具有强大的并行处理能力,因此在FPGA中实现FIR滤波器已经成为最常见的途径。
通常在FPGA中实现的FIR滤波器,一旦设计完成,其系数和滤波器的阶数就固定了,从而其滤波性能就固定为一个确定的状态。如果需要实现不同带宽、不同采样率、不同抑制能力等要求时,就需要在FPGA中设计多个滤波器来满足不同的要求,从而造成资源的浪费和功耗的增加。因此这种传统的FIR滤波器的实现方法无法满足日益多样化的需求。
发明内容
针对上述问题,本发明的目的在于提供一种FIR滤波器及其滤波方法,能够实现参数可动态重配的FIR滤波器。
为达到上述目的,本发明采用如下技术方案予以实现。
技术方案一:
一种FIR滤波器,所述FIR滤波器基于FPGA芯片实现,所述FIR滤波器包含:参数控制模块、滤波系数双口RAM模块、运算控制模块、输入数据存储模块以及卷积运算模块;
所述参数控制模块上设置有第一参数输出端,所述滤波系数双口RAM模块上设置有第一参数输入端、第一运算控制输入端以及滤波系数输出端,所述运算控制模块上设置有第一运算控制输出端、第二运算控制输出端以及第三运算控制输出端,所述输入数据存储模块上设置有第一数据输入端、第二运算控制输入端以及第一数据输出端,所述卷积运算模块上设置有第三运算控制输入端、滤波系数输入端、第二数据输入端以及第二数据输出端,且所述第二数据输出端作为所述FIR滤波器的输出端;
其中,所述参数控制模块的第一参数输出端与所述滤波系数双口RAM模块的第一参数输入端电连接;
所述运算控制模块的第一运算控制输出端与所述滤波系数双口RAM模块的第一运算控制输入端电连接,所述运算控制模块的第二运算控制输出端与所述输入数据存储模块的第二运算控制输入端电连接,所述运算控制模块的第三运算控制输出端与所述卷积运算模块的第三运算控制输入端电连接;
所述输入数据存储模块的第一数据输入端与外部输入数据端电连接;
所述卷积运算模块的滤波系数输入端与所述滤波系数双口RAM模块的滤波系数输出端电连接,所述卷积运算模块的第二数据输入端与所述输入数据存储模块的第一数据输出端电连接。
本发明技术方案一的特点和进一步的改进为:
(1)所述FIR滤波器还包含:高倍时钟模块和工作频率设置模块;
所述高倍时钟模块上设置有高倍时钟输出端,所述工作频率设置模块上设置有高倍时钟输入端、第二参数输入端以及工作频率输出端,所述参数控制模块上还设置有第二参数输出端,所述滤波系数双口RAM模块、所述运算控制模块、所述输入数据存储模块以及所述卷积运算模块上还分别设置有工作频率输入端;
其中,所述高倍时钟模块的高倍时钟输出端与所述工作频率设置模块的高倍时钟输入端电连接;
所述参数控制模块的第二参数输出端与所述工作频率设置模块的第二参数输入端电连接;
所述工作频率设置模块的工作频率输出端分别与所述滤波系数双口RAM模块的工作频率输入端、所述运算控制模块的工作频率输入端、所述输入数据存储模块的工作频率输入端以及所述卷积运算模块的工作频率输入端电连接。
(2)所述参数控制模块,用于预先存储多组不同的滤波系数,并根据不同的滤波带宽和不同的采样率向所述滤波系数双RAM模块输出对应的滤波系数;所述不同的滤波带宽和不同的采样率通过人为设定;
所述参数控制模块,还用于向所述工作频率设置模块输出对应的分频系数;
所述高倍时钟模块,用于输出高频时钟信号;
所述工作频率设置模块,用于根据所述参数控制模块输出的分频系数,对所述高频时钟模块输出的高频时钟信号进行分频,得到工作时钟信号,并分别将所述工作时钟信号输出到所述滤波系数双口RAM模块、运算控制模块、输入数据存储模块以及卷积运算模块;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安烽火电子科技有限责任公司,未经西安烽火电子科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711404640.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于采样率转换的多相设备及其制造方法和测试方法
- 下一篇:一种压控振荡器电路