[发明专利]一种有机薄膜晶体管构造的像素电路有效
申请号: | 201711385569.4 | 申请日: | 2017-12-20 |
公开(公告)号: | CN108062932B | 公开(公告)日: | 2020-05-26 |
发明(设计)人: | 李洪革;李玉亮;卢江楠 | 申请(专利权)人: | 北京航空航天大学;京东方科技集团股份有限公司 |
主分类号: | G09G3/3233 | 分类号: | G09G3/3233 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王娟 |
地址: | 100083*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 有机 薄膜晶体管 构造 像素 电路 | ||
1.一种配置为驱动发光元件的像素电路,包括:
第一开关子电路,其第一端连接数据信号线,第二端连接第一控制信号线,第三端连接第一节点,所述第一开关子电路配置成在所述第一控制信号线的控制下将所述数据信号线的数据信号输入到所述第一节点;
第二开关子电路,其第一端连接第一信号线,第二端连接第二控制信号线,第三端连接第二节点;
驱动子电路,其第一端连接所述第一节点,第二端连接所述第二节点,第三端连接所述发光元件的输入端,所述驱动子电路配置成在所述第一节点的电位控制下驱动所述发光元件发光;以及
存储子电路,其第一端连接所述第一节点,第二端连接所述第二节点,所述存储子电路配置成在每个周期内所述第二开关子电路导通之前,存储所述驱动子电路的阈值电压,
其中所述存储子电路进一步包括:
第一电容,其第一端连接所述第一节点,第二端连接所述第二节点,配置成在每个周期内所述第二开关子电路导通之前,存储所述驱动子电路的阈值电压,以及
第二电容,其第一端连接所述第二节点,第二端连接第二信号线,所述第二信号线不同于所述第一信号线,
其中所述第二开关子电路配置成在所述第二控制信号线的控制下将所述第一信号线的第一信号输入到所述第二节点,并且所述第一开关子电路配置成在所述第一控制信号线的控制下通过所述驱动子电路进行放电以将所述驱动子短路的阈值电压存储在所述第一电容中。
2.如权利要求1所述的像素电路,其中,
所述驱动子电路包括驱动晶体管,其第一端连接所述第二节点,第二端连接所述发光元件的输入端,控制端连接所述第一节点,所述驱动晶体管配置成在所述第一节点的电位控制下使得所述驱动晶体管导通,并驱动所述发光元件发光。
3.如权利要求2所述的像素电路,其中当所述驱动晶体管配置成在所述第一节点的电位控制下使得所述驱动晶体管导通时,通过下式确定所述驱动晶体管输出的驱动电流:
其中W是所述驱动晶体管沟道宽度,L是所述驱动晶体管沟道长度,μ(T)是所述驱动晶体管载流子迁移率,kB是玻尔兹曼常数,q是单位电荷的电量,T是所述驱动晶体管工作温度,Cox是所述驱动晶体管绝缘层单位面积电容、Vfb是所述驱动晶体管的阈值电压,以及
其中,Vref是参考电压,C1是所述第一电容的电容值,C2是所述第二电容的电容值,Vdata是驱动晶体管工作所需的数据电压。
4.如权利要求1所述的像素电路,其中,
所述第一开关子电路包括第一开关晶体管,其第一端连接数据信号线,第二端连接第一节点,控制端连接第一控制信号线,所述第一开关晶体管配置成在所述第一控制信号线的控制下使得所述第一开关晶体管导通,并将所述数据信号线的数据信号输入到所述第一节点。
5.如权利要求1所述的像素电路,其中,
所述第二开关子电路包括第二开关晶体管,其第一端连接第一信号线,第二端连接第二节点,控制端连接第二控制信号线,所述第二开关晶体管配置成在所述第二控制信号线的控制下使得所述第二开关晶体管导通,并将所述第一信号线的第一信号输入到所述第二节点。
6.如权利要求5所述的像素电路,其中所述驱动晶体管是有机薄膜晶体管。
7.如权利要求5所述的像素电路,其中所述第一开关晶体管是有机薄膜晶体管。
8.如权利要求5或6所述的像素电路,其中所述第二开关晶体管是有机薄膜晶体管。
9.如权利要求1所述的像素电路,其中所述发光元件是有机发光二极管。
10.一种显示基板,包括:如权利要求1-9任一所述的像素电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学;京东方科技集团股份有限公司,未经北京航空航天大学;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711385569.4/1.html,转载请声明来源钻瓜专利网。