[发明专利]电子设备有效
申请号: | 201711350355.3 | 申请日: | 2017-12-15 |
公开(公告)号: | CN108736876B | 公开(公告)日: | 2021-11-16 |
发明(设计)人: | 李在仁 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/08;H03K19/21 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 李少丹;许伟群 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子设备 | ||
1.一种电子设备,包括:
脉冲延迟电路,其被配置为基于命令脉冲来产生输入控制脉冲;以及
逻辑电路,其被配置为在输入信号维持特定逻辑电平组合的同时,基于输入控制脉冲来将来自多个输入信号的一些输入信号输出为经传输的输入信号,并且被配置为根据来自所述多个输入信号的剩余输入信号来对经传输的输入信号执行预定的逻辑运算以产生输出信号,其中,命令脉冲被创建以执行写入操作或读取操作;其中,来自所述多个输入信号的一些输入信号包括第一输入信号和第二输入信号;其中,经传输的输入信号包括第一经传输的输入信号和第二经传输的输入信号;以及其中,逻辑电路包括:输入信号传输电路,其被配置为基于输入控制脉冲来从第一输入信号和第二输入信号产生第一经传输的输入信号、第一补偿的经传输的输入信号、第二经传输的输入信号和第二补偿的经传输的输入信号。
2.根据权利要求1所述的电子设备,其中,脉冲延迟电路将命令脉冲延迟预定的时间以产生输入控制脉冲。
3.根据权利要求1所述的电子设备,其中,使用反相器链电路或多个异或门来实现脉冲延迟电路。
4.根据权利要求1所述的电子设备,其中,预定的逻辑运算是异或运算。
5.根据权利要求1所述的电子设备,其中,输入信号传输电路与输入控制脉冲被创建的时间点同步地将第一输入信号输出为第一经传输的输入信号并且将第二输入信号输出为第二经传输的输入信号。
6.根据权利要求1所述的电子设备,其中,输入信号传输电路反相缓冲第一经传输的输入信号以产生第一补偿的经传输的输入信号,并且反相缓冲第二经传输的输入信号以产生第二补偿的经传输的输入信号。
7.根据权利要求1所述的电子设备,
其中,来自所述多个输入信号的剩余输入信号包括第三输入信号;以及
其中,逻辑电路还包括:输出信号发生电路,其被配置为对第一经传输的输入信号、第一补偿的经传输的输入信号、第二经传输的输入信号、第二补偿的经传输的输入信号以及第三输入信号执行预定的逻辑运算以产生输出信号。
8.根据权利要求7所述的电子设备,其中,输出信号发生电路:被配置为基于第一经传输的输入信号和第一补偿的经传输的输入信号来将第二经传输的输入信号或第二补偿的经传输的输入信号输出到第一节点,被配置为基于第一经传输的输入信号和第一补偿的经传输的输入信号来将第二经传输的输入信号或第二补偿的经传输的输入信号输出到第二节点,以及被配置为基于第三输入信号来缓冲第一节点或第二节点的信号以产生输出信号。
9.一种电子设备,包括:
第一脉冲延迟电路,其被配置为基于命令脉冲来产生第一输入控制脉冲;
第二脉冲延迟电路,其被配置为基于第一输入控制脉冲来产生第二输入控制脉冲;
第一逻辑电路,其被配置为与第一输入控制脉冲同步地对第一输入信号至第三输入信号执行预定的逻辑运算以产生第一输出信号;
第二逻辑电路,其被配置为与第一输入控制脉冲同步地对第四输入信号至第六输入信号执行预定的逻辑运算以产生第二输出信号;
第三逻辑电路,其被配置为与第一输入控制脉冲同步地对第七输入信号至第九输入信号执行预定的逻辑运算以产生第三输出信号;以及
第四逻辑电路,其被配置为与第二输入控制脉冲同步地对第一输出信号至第三输出信号执行预定的逻辑运算以产生第四输出信号。
10.根据权利要求9所述的电子设备,其中,命令脉冲被创建以执行写入操作或读取操作。
11.根据权利要求9所述的电子设备,
其中,第一脉冲延迟电路将命令脉冲延迟第一延迟时间以产生第一输入控制脉冲;以及
其中,第二脉冲延迟电路将第一输入控制脉冲延迟第二延迟时间以产生第二输入控制脉冲。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711350355.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种修调码值产生电路
- 下一篇:驱动电路