[发明专利]一种应用于同步时钟的译码器系统在审
申请号: | 201711189120.0 | 申请日: | 2017-11-24 |
公开(公告)号: | CN107728708A | 公开(公告)日: | 2018-02-23 |
发明(设计)人: | 李永量 | 申请(专利权)人: | 成都量之星科技有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 成都其高专利代理事务所(特殊普通合伙)51244 | 代理人: | 廖曾 |
地址: | 610000 四川省成都市高*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 同步 时钟 译码器 系统 | ||
1.一种应用于同步时钟的译码器系统,其特征在于:包括时序电路和同步电路,所述时序电路连接同步电路,所述同步电路连接有数据输入端口,所述数据输出端口连接有数据处理单元,所述数据处理单元与时序电路连接,所述数据处理单元连接有状态量寄存器,所述状态量寄存器与时序电路连接。
2.根据权利要求1所述的一种应用于同步时钟的译码器系统,其特征在于:所述时序电路还连接有路径存储器和路径选择器,所述路径存储器与数据处理单元连接,所述路径选择器与同步电路相连。
3.根据权利要求2所述的一种应用于同步时钟的译码器系统,其特征在于:所述路径存储器和路径选择器共同连接有输出缓冲器。
4.根据权利要求3所述的一种应用于同步时钟的译码器系统,其特征在于:所述时序电路和数据输入端口均作为译码器的输入端连接同步时钟,所述时序电路实现译码器中的各模块的同步运行,所述数据输入端口完成接收数据实现译码器的译码过程。
5.根据权利要求4所述的一种应用于同步时钟的译码器系统,其特征在于:所述输出缓冲器作为输出端负责完成译码输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都量之星科技有限公司,未经成都量之星科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711189120.0/1.html,转载请声明来源钻瓜专利网。