[发明专利]一种基于积分电路的触摸式报警电路在审

专利信息
申请号: 201711088575.3 申请日: 2017-11-08
公开(公告)号: CN107657775A 公开(公告)日: 2018-02-02
发明(设计)人: 王丹 申请(专利权)人: 成都颉盛科技有限公司
主分类号: G08B13/02 分类号: G08B13/02
代理公司: 暂无信息 代理人: 暂无信息
地址: 610000 四川省成都市*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 积分电路 触摸式 报警 电路
【权利要求书】:

1.一种基于积分电路的触摸式报警电路,其特征在于,主要由时基集成电路IC,电极片A,与时基集成电路IC的OUT管脚相连接的报警电路,串接在时基集成电路IC的DIS管脚与报警电路之间的电阻R10,一端与报警电路相连接、另一端与时基集成电路IC的VOS管脚相连接的电阻R8,分别与时基集成电路IC的RES管脚和VOS管脚相连接的单稳态电路,分别与时基集成电路IC的CONT管脚和单稳态电路相连接的抗干扰电路,P极与抗干扰电路相连接、N极与报警电路相连接的二极管D3,P极分别与时基集成电路IC的CONT管脚和抗干扰电路相连接,正极与电极片A相连接、负极分别与抗干扰电路和单稳态电路相连接的电容C1,分别与时基集成电路IC的THR管脚和电容C1的负极相连接的缓冲电路,以及一端与电容C1的负极相连接、另一端与时基集成电路IC的VOS管脚相连接的积分电路组成;所述时基集成电路IC的THR管脚和COS管脚相连接、其GND管脚接地,所述二极管D3的N极经电阻R10后与时基集成电路IC的DIS管脚相连接;

所述缓冲电路由运算放大器P101,运算放大器P102,运算放大器P103,串接在运算放大器P101的正输入端与电容C1的负极之间的电阻R101,P极与运算放大器P101的输出端相连接、N极与运算放大器P102的正输入端相连接的二极管D101,P极与运算放大器P101的输出端相连接、N极经电阻R103后与运算放大器P101的负输入端相连接的二极管D102,P极经电阻R102后与运算放大器P102的正输入端相连接、N极与二极管D102的N极相连接的二极管D103,正极与二极管D102的N极相连接、负极接地的电容C101,正极经电阻R104后与电容C101的正极相连接、负极经电阻R105后与运算放大器P103的输出端相连接的电容C104,正极与运算放大器P102的负输入端相连接、负极与运算放大器P102的输出端相连接的电容C102,以及正极与运算放大器P103的负输入端相连、负极与运算放大器P103的输出端相连接的电容C103组成;所述运算放大器P103的正输入端与运算放大器P101的输出端相连接,其输出端与运算放大器P102的输出端相连接;所述电容C104的负极与时基集成电路IC的THR管脚相连接。

2.根据权利要求1所述的一种基于积分电路的触摸式报警电路,其特征在于,所述积分电路由运算放大器P104,三极管VT3,P极与电容C1的负极相连接、N极与运算放大器P104的正输入端相连接的二极管D5,一端与二极管D5的P极相连接、另一端与运算放大器P104的负输入端相连接的电阻R11,串接在运算放大器P104的负输入端与三极管VT3的基极之间的电阻R12,串接在运算放大器P104的正输入端与三极管VT3的集电极之间的电阻R13,正极与运算放大器P104的负输入端相连接、负极与三极管VT3的基极相连接的电容C5,P极与三极管VT3的基极相连接、N极经电阻R15后与三级管VT3的发射极相连接的二极管D6,正极与三极管VT3的集电极相连接、负极接地的电容C6,正极经电阻R14后与三极管VT3的集电极相连接、负极与时基集成电路IC的VOS管脚相连接的电容C7,以及N极与三极管VT3的发射极相连接、P极与电容C7的负极相连接的二极管D7组成;所述三极管VT3的基极与运算放大器P104的输出端相连接。

3.根据权利要求2所述的一种基于积分电路的触摸式报警电路,其特征在于,所述报警电路由蜂鸣器BL,电源E,正极与时基集成电路IC的OUT管脚相连接、负极与蜂鸣器BL相连接的电容C4,以及一端经蜂鸣器BL与电容C4的负极相连接、另一端经开关S后与电源E的负极相连接的电阻R9组成;所述电源E的正极与二极管D3的N极相连接,所述蜂鸣器BL与电阻R9的连接点经电阻R8后与时基集成电路IC的COS管脚相连接。

4.根据权利要求3所述的一种基于积分电路的触摸式报警电路,其特征在于,所述单稳态电路由三极管VT1,P极经电阻R5后与三极管VT1的发射极相连接、N极与时基集成电路IC的VOS管脚相连接的二极管D4,正极经电阻R7后与时基集成电路IC的RES管脚相连接、负极与二极管D4的N极相连接的电容C3,串接在三极管VT1的集电极与二极管D4的P极之间的电阻R4,以及串接在三极管VT1的发射极与时基集成电路IC的RES管脚之间的电阻R6组成;所述三极管VT1的基极与电容C1的负极相连接、其发射极与抗干扰电路相连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都颉盛科技有限公司,未经成都颉盛科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201711088575.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top