[发明专利]一种降低存储器擦写功耗的电荷泵电路有效
申请号: | 201710642793.0 | 申请日: | 2017-07-31 |
公开(公告)号: | CN107493013B | 公开(公告)日: | 2019-09-17 |
发明(设计)人: | 顾明;金建明 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H02M3/07 | 分类号: | H02M3/07;G11C5/14 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 智云 |
地址: | 201203 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 降低 存储器 擦写 功耗 电荷 电路 | ||
本发明公开了一种降低存储器擦写功耗的电荷泵电路,包括:正高压时钟产生电路,用于产生正高压电荷泵所需的正高压时钟;正高压电荷泵,用于在正高压时钟的控制下产生正高压;正高压取样电路,用于产生调整正高压幅度的第一取样信号和产生正高压就绪信号所需的第三取样信号;正高压就绪信号产生电路,用于将该第三取样信号转换为数字形式的正高压就绪信号;负高压时钟产生电路,用于产生负高压电荷泵所需的负高压时钟;负高压电荷泵,用于在该负高压时钟的控制下产生负高压;负高压取样电路,用于产生调整该负高压幅度的第二取样信号;正高压负载与负高压负载,通过本发明,可降低非易失存储器擦写阶段功耗。
技术领域
本发明涉及一种电荷泵电路,特别是涉及一种降低存储器擦写功耗的电荷泵电路。
背景技术
图1为一种传统的2.5V电荷泵电路的电路示意图。如图1所示,传统的电荷泵电路由振荡器OSC、电荷泵单元Charge PUMP、R1-R2和C1-C2组成的取样电路、开关S1-S2、比较器CMP组成,振荡器OSC的输出CLKIN连接至电荷泵单元Charge PUMP的时钟输入端,开关S1、电阻R1、R2依次串联对输出电压VD25进行采样,采样电压经开关S2连接至比较器CMP的一输入端及滤波电容C1、C2的公共端,滤波电容C1、C2连接在输出电压VD25和地间对输出电压VD25及采样电压均有滤波作用,比较器CMP另一输入端连接由带隙基准源Bandgap产生的参考电压Vref,比较器CMP的输出连接至振荡器OSC的控制端以根据采样电压改变时钟CLKIN的频率从而调整输出电压VD25的幅度使其稳定输出,电荷泵Charge PUMP直接连接至负载Iloading和Cloading。
然而,现有技术的带有反馈结构的电荷泵只是对高压稳定阶段功耗进行优化,无法优化电荷泵处于高压上升阶段功耗。
发明内容
为克服上述现有技术存在的不足,本发明之目的在于提供一种降低存储器擦写功耗的电荷泵电路,其不仅在正负高压达到额定高压后,采用反馈结构使得时钟信号无效,降低高压信号稳定阶段功耗;而且在正负高压信号上升阶段,采用顺序启动正负电荷泵电路方式,降低上升阶段电荷泵电路功耗,从而整体上降低了非易失存储器擦写阶段功耗。
为达上述及其它目的,本发明提出一种降低存储器擦写功耗的电荷泵电路,包括:
正高压时钟产生电路,用于产生正高压电荷泵所需的正高压时钟CLKPOS;
正高压电荷泵,用于在正高压时钟CLKPOS的控制下产生正高压VPOS;
正高压取样电路,用于产生调整正高压VPOS幅度的第一取样信号Vcomp1和产生正高压就绪信号VPOS_ready所需的第三取样信号Vcomp3;
正高压负载,为该正高压电荷泵的用电单元;
正高压就绪信号产生电路,用于将该第三取样信号Vcomp3转换为数字形式的正高压就绪信号VPOS_ready;
负高压时钟产生电路,用于产生负高压电荷泵所需的负高压时钟CLKNEG;
负高压电荷泵,用于在该负高压时钟CLKNEG的控制下产生负高压VNEG;
负高压取样电路,用于产生调整该负高压VNEG幅度的第二取样信号Vcomp2;
负高压负载,为该负高压电荷泵的用电单元。
进一步地,该正高压时钟产生电路包括第一与门以及第一比较器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710642793.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:负压电荷泵
- 下一篇:一种大功率输出的反激式电路