[发明专利]使用共模抑制和SSO恢复的功率和引脚高效的芯片到芯片通信有效
申请号: | 201710587515.X | 申请日: | 2011-12-29 |
公开(公告)号: | CN107346977B | 公开(公告)日: | 2020-10-16 |
发明(设计)人: | H·克洛尼;A·肖克罗拉西 | 申请(专利权)人: | 洛桑联邦理工学院 |
主分类号: | H03M5/04 | 分类号: | H03M5/04;H03M5/16;H03M13/31;H04L1/00 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 智云 |
地址: | 瑞士*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 抑制 sso 恢复 功率 引脚 高效 芯片 通信 | ||
1.一种用于对在通信总线的物理线路上传输的信息进行编码的方法,包括:
获取表示为x[0],…,x[n-1]的一系列n个位,并且根据所述一系列n个位响应地计算整数t,所述一系列n个位被解释为整数t的二进制展开,其中n是大于1的整数且0≤t≤2n-1;
通过以下方式生成长度为2n的输出向量v:将输出向量v的第t位置v[t]设为值-(2n)+1且将输出向量v的所有其他位置设为值1;以及
将所述输出向量v输出以在所述通信总线的所述物理线路上传输。
2.如权利要求1所述的方法,其特征在于,n=2且所述输出向量v是向量[-3,1,1,1]的置换。
3.如权利要求1所述的方法,其特征在于,t=x[0]+2*x[1]+…+2n-1*x[n-1],其中,引脚效率等于n/2n。
4.如权利要求1所述的方法,其特征在于,所述一系列n个位还包括第n+1位x[0],其中,t=x[1]+2*x[2]+…+2n-1*x[n],所述方法还包括计算变量s,其中如果x[0]=1则s=-1,否则s=1,且所述输出向量v等于s
5.如权利要求4所述的方法,其特征在于,n=3且所述输出向量v是向量±[-7,1,1,1,1,1,1,1]的置换。
6.如权利要求4所述的方法,其特征在于,引脚效率等于(n+1)/2n。
7.如权利要求1所述的方法,其特征在于,还包括将所述输出向量v乘以一共同常数值。
8.如权利要求1所述的方法,其特征在于,所述输出向量的各元素的总和为零。
9.一种用于对在通信总线的物理线路上传输的信息进行编码的装置,其特征在于,包括:
向量信号编码器,所述向量信号编码器包括置换编码器,所述置换编码器用于:
获取表示为x[0],…,x[n-1]的一系列n个位,并且根据所述一系列n个位响应地计算整数t,所述一系列n个位被解释为整数t的二进制展开,其中n是大于1的整数且0≤t≤2n-1;以及
通过以下方式生成长度为2n的输出向量v:将输出向量v的第t位置v[t]设为值-(2n)+1且将输出向量v的所有其他位置设为值1;
以及
总线驱动器,用于将所述输出向量v在所述通信总线的所述物理线路上传输。
10.如权利要求9所述的装置,其特征在于,n=2且所述输出向量v是向量[-3,1,1,1]的置换。
11.如权利要求9所述的装置,其特征在于,t=x[0]+2*x[1]+…+2n-1*x[n-1],其中,引脚效率等于n/2n。
12.如权利要求9所述的装置,其特征在于,所述一系列n个位还包括第n+1位x[0],其中,t=x[1]+2*x[2]+…+2n-1*x[n],所述向量信号编码器还用于计算变量s,其中如果x[0]=1则s=-1,否则s=1,且所述输出向量v等于s
13.如权利要求12所述的装置,其特征在于,n=3且所述输出向量v是向量±[-7,1,1,1,1,1,1,1]的置换。
14.如权利要求12所述的装置,其特征在于,引脚效率等于(n+1)/2n。
15.如权利要求9所述的装置,其特征在于,所述置换编码器还用于将所述输出向量v乘以一共同常数值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于洛桑联邦理工学院,未经洛桑联邦理工学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710587515.X/1.html,转载请声明来源钻瓜专利网。