[发明专利]一种自动导出PCB线长并产生关系报表的方法在审

专利信息
申请号: 201710543305.0 申请日: 2017-07-05
公开(公告)号: CN107330203A 公开(公告)日: 2017-11-07
发明(设计)人: 徐根福;吴均;王灿钟 申请(专利权)人: 深圳市一博科技有限公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 深圳市远航专利商标事务所(普通合伙)44276 代理人: 田志远,张朝阳
地址: 518000 广东省深圳市南山区科*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 自动 导出 pcb 产生 关系 报表 方法
【权利要求书】:

1.一种自动导出PCB线长并产生关系报表的方法,其特征在于,建立整个项目信号时序等长的BUS,确认信号所有连接器件情况,对器件分支的XNET进行设定;链接产生XLS表并进行符号转换,产生信号的长度报表;对XLS内所有BUS建立不同列表,填写时序等长判定值;具体包括以下步骤:

步骤1、建立需要对整个项目信号时序等长的BUS处理,将信号时序都录入到ALLEGRO软件中;

步骤2、整理出所有信号串接电阻信号的关系,对上下拉电阻进行排除,保留对接电阻,并对电阻分支进行XNET设定,对信号不是两个点产生NET长度,而是中途有分支产生NET的信号电阻进行XNET设定;

步骤3、提取ALLEGRO的相关信息,再按相应的格式对XLS档进行输出,并对ALLEGRO的REPORT进行所有信号的长度输出,粘到EXCEL中,进行符号的替换,使其导出的信号名得到相应的长度信息;

步骤4、对信号和长度的信息进行分类处理,放置到EXCEL的各工作表中;

步骤5、进行信号分支和总NET的MAX、MIN长度,分支和总NET的误差数值的填写,而后产生ERROR和PASS两个判定来确认项目时序等长是否符合要求。

2.根据权利要求1所述的自动导出PCB线长并产生关系报表的方法,其特征在于,在所述步骤1中,在BGA的PIN内提取BUS的信号,或者通过输入、输出连接器来提取BUS的信号;

通过ALLEGRO下的EDIT-Property来框选需要的信号,选择ASSIGN_ROUTE_LAYER参数来设定BUS名。

3.根据权利要求1所述的自动导出PCB线长并产生关系报表的方法,其特征在于,通过ALLEGRO下的Analyze-SI/EMI Sim-Model Assignment程序,并选择相应的电阻进行XNET设定。

4.根据权利要求1所述的自动导出PCB线长并产生关系报表的方法,其特征在于,在所述步骤3中,运用SKILL的编程功能对ALLEGRO内的数据进行提取,将得到的数据输入到EXCEL中,而且对XLS档中数值相加,关系判定直接进行编入。

5.根据权利要求1所述的自动导出PCB线长并产生关系报表的方法,其特征在于,在所述步骤5中,产生EXCEL报表后对报表进行排版,关系式填写的操作。

6.根据权利要求5所述的自动导出PCB线长并产生关系报表的方法,其特征在于,在排版、填写的过程中具体包括:

(1)插件工作表Sheet1,然后用ALLEGRO跑出所有长度报表,贴入工作表中;

(2)对每个BUS进行不同工作表分类,形成统一的格式;

(3)填写相应MAX、MIN长度、长度误差的判定值;

(4)填写BUS名、信号及对应的长度;

(5)排版BUS分类栏,项目所有信号与长度栏;

(6)填写信号的长度总长、MAX值、GROUP误差、DIFF误差、关系ERROR及PASS区。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市一博科技有限公司,未经深圳市一博科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710543305.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top