[发明专利]无消歧乱序加载存储队列有效
申请号: | 201710464270.1 | 申请日: | 2013-06-14 |
公开(公告)号: | CN107220032B | 公开(公告)日: | 2020-12-15 |
发明(设计)人: | M·阿布达拉 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F12/0802 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 无消歧乱序 加载 存储 队列 | ||
1.在处理器中的一种无消歧乱序加载/存储队列方法,包括:
响应于来自加载队列的加载的分派,在存储退出缓冲器中搜索与所分派的加载的地址相匹配的条目,其中,存储队列中的存储按原始程序顺序与存储退出缓冲器中的条目相对应;以及
将与所述存储退出缓冲器中的第一条目相关联的数据转发给所分派的加载,其中所述第一条目具有与所分派的加载的地址相匹配的地址。
2.根据权利要求1所述的方法,其特征在于,所述存储队列和所述加载队列是无消歧的。
3.根据权利要求2所述的方法,其特征在于,所述存储队列和所述加载队列是无消歧的,因为所述处理器中不包括对乱序加载和存储进行消歧的对应的硬件。
4.根据权利要求1所述的方法,其特征在于,在将来自第一匹配的数据转发至所分派的加载时,将与所述第一条目相对应的存储和所分派的加载配对,并将对应的配对关系记录在预测表中。
5.根据权利要求1所述的方法,其特征在于,实现访问掩码,所述访问掩码通过跟踪所述存储退出缓冲器的哪些条目经由加载被访问而运行。
6.根据权利要求5所述的方法,其特征在于,在执行与所述存储退出缓冲器中的条目相关联的存储时检查所述访问掩码,并且其中当所述访问掩码指示与所述存储相关联的条目是经由加载被访问时对所述存储引发缺失预测。
7.根据权利要求1所述的方法,其特征在于,通过使用优先级编码器来找到所述第一条目。
8.一种存储指令的非瞬态计算机可读存储介质,所述指令在由计算设备的一组一个或多个处理器执行时使所述计算设备执行权利要求1-7的任一项中的操作。
9.一种微处理器,包括:
多个核以及加载存储缓冲器,其中所述加载存储缓冲器通过以下来实现一种无消歧乱序加载存储队列方法:
响应于来自加载队列的加载的分派,在存储退出缓冲器中搜索与所分派的加载的地址相匹配的条目,其中,存储队列中的存储按原始程序顺序与存储退出缓冲器中的条目相对应;以及
将与所述存储退出缓冲器中的第一条目相关联的数据转发给所分派的加载,其中所述第一条目具有与所分派的加载的地址相匹配的地址。
10.根据权利要求9所述的微处理器,其特征在于,所述存储队列和所述加载队列是无消歧的。
11.根据权利要求10所述的微处理器,其特征在于,所述存储队列和所述加载队列是无消歧的,因为所述处理器中不包括对乱序加载和存储进行消歧的对应的硬件。
12.根据权利要求9所述的微处理器,其特征在于,在将来自第一匹配的数据转发至所分派的加载时,将与所述第一条目相对应的存储和所分派的加载配对,并将对应的配对关系记录在预测表中。
13.根据权利要求9所述的微处理器,其特征在于,实现访问掩码,所述访问掩码通过跟踪所述存储退出缓冲器的哪些条目经由加载被访问而运行。
14.根据权利要求13所述的微处理器,其特征在于,在执行与所述存储退出缓冲器中的条目相关联的存储时检查所述访问掩码,并且其中当所述访问掩码指示与所述存储相关联的条目是经由加载被访问时对所述存储引发缺失预测。
15.根据权利要求9所述的微处理器,其特征在于,通过使用优先级编码器来找到所述第一条目。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710464270.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种市政建筑用钢管连结器
- 下一篇:移动式钢结构楼梯