[发明专利]一种SoC芯片PAD控制端寄存器RTL代码自动生成方法和系统有效
申请号: | 201710432833.9 | 申请日: | 2017-06-09 |
公开(公告)号: | CN107273598B | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 侯宁;胡永华;杨羽;周帅 | 申请(专利权)人: | 合肥芯荣微电子有限公司 |
主分类号: | G06F30/327 | 分类号: | G06F30/327;G06F115/02 |
代理公司: | 合肥市长远专利代理事务所(普通合伙) 34119 | 代理人: | 段晓微;叶美琴 |
地址: | 230000 安徽省合肥市高新区望*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 soc 芯片 pad 控制 寄存器 rtl 代码 自动 生成 方法 系统 | ||
1.一种SoC芯片PAD控制端寄存器RTL代码自动生成方法,其特征在于,包括:
S1、构建PAD的复位寄存器、置位寄存器和复位置位寄存器;
S2、根据PAD的模式和PAD支持的特性构建二维数组,将每一种模式下需要的PAD特性存入二维数组中,其中,定义0表示该模式无需支持此种PAD特性,定义1表示该模式需要支持此种PAD特性;
S3、统计二维数组一行中1的个数并判断二维数组中该行的类型;
S4、根据二维数组中行的类型及列号,调用对应的PAD的复位寄存器、置位寄存器或复位置位寄存器生成特性控制端寄存器;
步骤S1中,所述复位寄存器中复位值为0,所述置位寄存器中置位值为1,所述复位置位寄存器中复位值为0且置位值为1。
2.根据权利要求1所述的SoC芯片PAD控制端寄存器RTL代码自动生成方法,其特征在于,步骤S2,具体包括:
将PAD的模式按自然序编号,每个编号对应一种模式,作为二维数组的行序号,将PAD所支持的特性按自然序编号,每个编号对应一种PAD特性,作为二维数组的列序号,得到二维数组。
3.根据权利要求1所述的SoC芯片PAD控制端寄存器RTL代码自动生成方法,其特征在于,步骤S3,具体包括:
当二维数组一行全部为1时,表示所有模式均需要支持此种PAD特性,判断该二维数组中该行为类型一;
当二维数组一行全部不为1时,表示所有模式均无需支持此种PAD特性,判断二维数组中该行为类型二;
当二维数组一行不全为1时,表示只有部分模式需要支持此种PAD特性,判断二维数组中该行为类型三。
4.根据权利要求3所述的SoC芯片PAD控制端寄存器RTL代码自动生成方法,其特征在于,步骤S4,具体包括:
当二维数组中行属于类型一时,调用PAD的置位寄存器生成特性控制端寄存器;
当二维数组中行属于类型二时,调用PAD的复位寄存器生成特性控制端寄存器;
当二维数组中行属于类型三时,调用PAD的复位置位寄存器生成特性控制端寄存器,并根据对应的列号确定SoC芯片的模式。
5.一种SoC芯片PAD控制端寄存器RTL代码自动生成系统,其特征在于,包括:
PAD寄存器构建模块,用于构建PAD的复位寄存器、置位寄存器和复位置位寄存器;
二维数组构建模块,用于根据PAD的模式和PAD支持的特性构建二维数组,将每一种模式下需要的PAD特性存入二维数组中,其中,定义0表示该模式无需支持此种PAD特性,定义1表示该模式需要支持此种PAD特性;
行类型判断模块,用于统计二维数组一行中1的个数并判断二维数组中该行的类型;
特性控制端寄存器生成模块,用于根据二维数组中行的类型及列号,调用对应的PAD的复位寄存器、置位寄存器或复位置位寄存器生成特性控制端寄存器。
6.根据权利要求5所述的SoC芯片PAD控制端寄存器RTL代码自动生成系统,其特征在于,所述PAD寄存器构建模块,具体用于:所述复位寄存器中复位值为0,所述置位寄存器中置位值为1,所述复位置位寄存器中复位值为0且置位值为1。
7.根据权利要求5所述的SoC芯片PAD控制端寄存器RTL代码自动生成系统,其特征在于,所述二维数组构建模块,具体用于:将PAD的模式按自然序编号,每个编号对应一种模式,作为二维数组的行序号,将PAD所支持的特性按自然序编号,每个编号对应一种PAD特性,作为二维数组的列序号,得到二维数组。
8.根据权利要求5所述的SoC芯片PAD控制端寄存器RTL代码自动生成系统,其特征在于,所述行类型判断模块,具体用于:
当二维数组一行全部为1时,表示所有模式均需要支持此种PAD特性,判断该二维数组中该行为类型一;
当二维数组一行全部不为1时,表示所有模式均无需支持此种PAD特性,判断二维数组中该行为类型二;
当二维数组一行不全为1时,表示只有部分模式需要支持此种PAD特性,判断二维数组中该行为类型三。
9.根据权利要求8所述的SoC芯片PAD控制端寄存器RTL代码自动生成系统,其特征在于,所述特性控制端寄存器生成模块,具体用于:
当二维数组中行属于类型一时,调用PAD的置位寄存器生成特性控制端寄存器;当二维数组中行属于类型二时,调用PAD的复位寄存器生成特性控制端寄存器;当二维数组中行属于类型三时,调用PAD的复位置位寄存器生成特性控制端寄存器,并根据对应的列号确定SoC芯片的模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥芯荣微电子有限公司,未经合肥芯荣微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710432833.9/1.html,转载请声明来源钻瓜专利网。