[发明专利]一种应用在EEPROM上的错误纠正编码及相应的EEPROM在审

专利信息
申请号: 201710261392.0 申请日: 2017-04-20
公开(公告)号: CN107068194A 公开(公告)日: 2017-08-18
发明(设计)人: 马新元;王波 申请(专利权)人: 聚辰半导体(上海)有限公司
主分类号: G11C29/42 分类号: G11C29/42
代理公司: 上海信好专利代理事务所(普通合伙)31249 代理人: 潘朱慧
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 应用 eeprom 错误 纠正 编码 相应
【说明书】:

技术领域

发明涉及编码技术领域,具体涉及一种应用在EEPROM上的能够实现动态开关以及自检功能的错误纠正编码及相应的EEPROM。

背景技术

在EEPROM(Electrically Erasable Programmable Read-Only Memory电可擦可编程只读存储器)存储器阵列的任意一个EEPROM存储单元随着编程次数的增加,存在与编程次数对应的损坏的概率;在一定的制造工艺下,该损坏概率的曲线保持一定,很难增加。

但是在EEPROM的部分应用场合下,对数据可靠性要求很高,并期望在更多的EEPROM的编程次数的情况下,依然保持EERPOM存储器芯片可以使用。这个期望的可靠性往往超过EEPROM存储模块在当前制造工艺下损坏概率。因此,市场上需要更高可靠性的EEPROM存储器芯片,并原意为此能够接受成本的一定程度提高。

发明内容

本发明的目的在于提供一种应用在EEPROM上的错误纠正编码及相应的EEPROM,实现在数据写入读出的过程中对数据的错误纠正,并以能够接受的冗余存储器的成本,大大提高EEPROM芯片的可靠性;并且在用户层面不需要增加接口协议,在出厂测试层面提供所有EEPROM阵列的测试功能和ECC错误纠正编码的测试功能;通过包含丰富的自检功能的ECC(Error Correction Code错误纠正编码)算法,完成单独对ECC编码模块以及ECC解码模块进行测试;支持手动关闭整个ECC纠错编码功能,将EEPROM上的冗余位交由用户控制;用户在此基础上,除了可以实现自己的纠错编码算法,以达到更高的纠错性能外,还可以在不包含纠错编码算法的情况下,增加芯片用户可控制的总存储容量。

为了达到上述目的,本发明通过以下技术方案实现:

一种应用在EEPROM上的错误纠正编码,所述EEPROM包含总线接口模块、时序控制模块以及EEPROM存储模块,所述的EEPROM存储模块通过总线接口模块与用户进行通信,总线接口模块分别通过写数据总线以及读数据总线与EEPROM存储模块进行数据传输,其特征是,所述的错误纠正编码用于纠正所述EEPROM存储模块的存储字中的任意一位,所述EEPROM存储模块的存储字由有效数据和冗余校验数据构成,所述的错误纠正编码包含:

ECC编码模块,其位于所述写数据总线上并受所述时序控制模块控制,写入数据时,其预先读取由ECC纠错模块送来的经纠错后的相应存储字的有效数据后,用来自所述写数据总线的写数据更新该相应存储字中的对应有效数据位,并对该更新后的有效数据进行编码得到新的冗余校验数据,将更新后的新存储字存入到所述EEPROM存储模块中;

ECC纠错模块,其位于读数据总线上,读出数据时,其根据读取的EEPROM存储模块中相应存储字中的原始有效数据和冗余校验数据对该原始有效数据进行纠正并将纠正后的有效数据传送给用户。

上述的应用在EEPROM上的错误纠正编码,其中,还包含:

ECC编码使能,设置在写数据总线上,并位于ECC编码模块与EEPROM存储模块之间;

ECC纠错使能,设置在读数据总线上,并位于ECC纠错模块与总线接口模块之间;

所述ECC编码使能和ECC纠错使能可各自由用户通过所述总线接口模块进行打开与关闭;

当ECC编码使能和ECC纠错使能均关闭时,用户通过总线接口模块直接读取和编程EEPROM存储模块;

当ECC编码使能和ECC纠错使能均打开时,ECC编码模块和ECC纠错模块处于常规编码纠错工作状态。

上述的应用在EEPROM上的错误纠正编码,其中:

所述的错误纠正编码还包含:

自检模块,当编码使能打开、纠错使能关闭时,通过该自检模块定位ECC编码模块或ECC纠错模块的问题;

所述的纠错模块还包含:

快速自检单元,用于将原始数据由所述写数据总线送入EEC编码模块后直接送到ECC纠错模块中以获得纠错结果,并将该纠错结果和该原始数据进行对比,以判断EEC编码模块与ECC纠错模块的整体配合运行是否正常。

上述的应用在EEPROM上的错误纠正编码,其中:

所述读数据总线是38位宽度;

所述写数据总线是38位宽度;

所述EEPROM存储模块包含:写缓冲区寄存器以及存储器阵列,时序控制模块分别控制该存储器阵列以及写缓冲区寄存器;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于聚辰半导体(上海)有限公司,未经聚辰半导体(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710261392.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top