[发明专利]一种SPISlave通讯模块在审
申请号: | 201710144761.8 | 申请日: | 2017-03-13 |
公开(公告)号: | CN107015936A | 公开(公告)日: | 2017-08-04 |
发明(设计)人: | 肖不平;于宗光 | 申请(专利权)人: | 北京海尔集成电路设计有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100088 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 spislave 通讯 模块 | ||
技术领域
本发明涉及电子技术领域,尤其涉及一种SPI Slave通讯模块。
背景技术
中国数字音频广播CDR(China Digital Radio,CDR)是继AM和FM音频广播技术之后发展起来地第三代广播技术,是我国广播电视数字化过程的一个重要组成部分,是广播数字化的发展方向,是我国具有自主知识产权的数字广播音频标准。
CDR允许在一个模拟调频频道内传输多套数字立体声节目或一路环绕声节目,并保持较好的主观声音质量,同时可匹配信道分层特点,能够提供立体声和环绕声两种分层编码模式,从而兼顾了数字调频广播的服务范围和服务质量。CDR传输方案针对不同的运营场景,设定三种传输模式,一是针对大面积的单频网覆盖,一个发射机可以覆盖几十公里的范围,还有高速移动接收,像我们国家的高铁,每小时300公里以上的速度进行接收。还有高数据率传输,可以在频点上传输更高的数据量。
在这个融合的时代,只有融入到网络,功能集成化才能有更广阔的应用,所以,CDR设备/模块亟需一种便捷、可靠的通讯方式连接到车载系统、电视机等设备。
发明内容
针对现有技术中存在的纯电容的衰减系统是采用多个并联的可选的电容导致从输入端来看其输入阻抗会随着增益的不同而不同的问题,本发明实施例提出了一种设计更为合理的恒定阻抗的定的输入阻抗恒定的衰减系统。
为了实现上述目的,本发明实施例提出了一种SPI Slave通讯模块,包括用于缓存数据的8byte FIFO、SPI_SR寄存器;其中所述SPI_SR寄存器设有用于标识该8byte FIFO中是否存储有数据的RDF位、用于标识是否可以向8byte FIFO中写入需要发送的数据的TDE位;其中所述SPI Slave通讯模块还包括用于缓存数据的内部缓存buffer,还包括以下辅助控制寄存器:接收寄存器SPI_RS_NUM、发送寄存器SPI_TS_NUM、异步FIFO读取寄存器SPI_FIFO_RPTR、异步FIFO写入寄存器SPI_FIFO_WPTR,以及一个用于接收主端发送来的CMD命令的SPI_CMD寄存器,以及返回当前SPI Slave模块状态的SPI_STATE寄存器。
其中,所述SPI Slave模块还有用于标识出是否存在接收数据溢出的RxOVRES标识位、用于标识出发送FIFO及内部移位寄存器是否为空TxEMPTY标识位、用于标识出SPI接口片选NSS信号上升沿的NSSR标识位。
其中,所述SPI Slave模块还设有SPI_CR寄存器,所述SPI_CR寄存器设有用于标识SPI时钟的极性和相位的CPOL标识位和CPHA标识位、用于标识出是否接收/发送数据IN_EN标识位、OUT_EN标识位。
本发明的上述技术方案的有益效果如下:上述方案中提出了一种SPI Slave通讯模块,能够经行模块间和设备间的通信,赋予了使用该SPI Slave通讯模块设备的CDR设备具有更好的可移植性、功能扩展性和兼容性。另外,本发明还可以用于数字电视芯片和系统。
附图说明
图1为本发明实施例的Slave SPI模块的结构示意图;
图2a和图2b为图1中Shift Register的工作流程示意图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
串行外围设备接口SPI(Serial Peripheral Interface)是由Motorola公司开发的一个低成本、易使用的接口,主要用于微控制器和外围设备芯片之间的连接。SPI接口可以用来连接存储器、A/D转换器、D/A转换器、实时时钟日历、音频芯片、LCD驱动器、传感器等。SPI是一个4线接口,主要使用4个信号:主机输出/从机输入(MOSI)、主机输入/从机输出(MISO)、串行SCLK或SCK、外设片选(CS)。MOSI信号由主机产生,从机接收,该信号用于串行输入(SI)或串行数据输入(SDI)。MISO信号由从机产生,但是在主机的控制下产生的,该信号用于串行输出(SO)或串行数据输出(SDO)。SPI是一个同步协议接口,所有的传输都参照一个共同的时钟,这个同步时钟信号由主机产生,接收数据的外设(从设备)使用时钟来对串行比特流的接收进同步化。可以将多个具有SPI接口的芯片连到主机的同一个SPI接口上,主机通过控制从设备的片选输入引脚来选择接收数据的从设备。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京海尔集成电路设计有限公司,未经北京海尔集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710144761.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可自主散热的计算机主机箱
- 下一篇:一种具有散热功能的机箱