[发明专利]一种基于SPI串行链路的模拟DPRAM通信系统及方法有效

专利信息
申请号: 201710071503.1 申请日: 2017-02-09
公开(公告)号: CN106874235B 公开(公告)日: 2020-11-03
发明(设计)人: 宋晋泉 申请(专利权)人: 北京开疆智能自动化科技有限公司
主分类号: G06F13/42 分类号: G06F13/42;G06F13/16;G06F13/28;G05B19/042
代理公司: 北京细软智谷知识产权代理有限责任公司 11471 代理人: 付登云
地址: 100079 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 spi 串行 模拟 dpram 通信 系统 方法
【权利要求书】:

1.一种基于SPI串行链路的模拟DPRAM通信系统,其特征在于,所述通信系统包括:主控制CPU、模拟DPRAM和IO总线控制CPU;

所述主控制CPU和所述IO总线控制CPU均包括依次连接的SPI控制设备、SPI驱动设备和SPI外设;

所述模拟DPRAM包括模拟DPRAM接口;所述主控制CPU和所述IO总线控制CPU通过所述模拟DPRAM接口实现数据传输;

所述模拟DPRAM还包括RAM和SPI寄存器,所述RAM和SPI寄存器依次连接;

所述模拟DPRAM接口,用于提供类似DPRAM的接口读写方式,将通信系统的实现封装起来;所述SPI控制设备用于从RAM到SPI寄存器的读取和写入控制;所述SPI驱动设备用于实现主控制CPU和IO总线控制CPU的收发控制;所述SPI外设用于提供接口,从而进行通信以交换信息,从而基于SPI控制设备、SPI驱动设备和SPI外设构成的SPI接口实现模拟DPRAM的接口连接方式。

2.如权利要求1所述的基于SPI串行链路的模拟DPRAM通信系统,其特征在于,所述主控制CPU为SPI控制主设备;所述IO总线控制CPU为SPI控制从设备。

3.如权利要求2所述的基于SPI串行链路的模拟DPRAM通信系统,其特征在于,所述SPI控制主设备和SPI控制从设备,均用于从RAM到SPI寄存器的读取和写入控制。

4.如权利要求1所述的基于SPI串行链路的模拟DPRAM通信系统,其特征在于,所述SPI外设,包含在单片机内部的SPI设备。

5.如权利要求1所述的基于SPI串行链路的模拟DPRAM通信系统,其特征在于,所述主控制CPU、模拟DPRAM、IO总线控制CPU均封装于单片机中,所述单片机的个数为2;所述SPI外设为运行于单片机中的应用程序。

6.如权利要求5所述的基于SPI串行链路的模拟DPRAM通信系统,其特征在于,所述单片机采用逻辑控制器PLC实现。

7.一种如权利要求1-5任一项所述的基于SPI串行链路的模拟DPRAM通信系统的通信方法,其特征在于,所述方法包括下述步骤:

步骤1:采用模拟DPRAM接口,提供类似DPRAM的接口读写方式,将内部的实现封装起来;

步骤2:主控制CPU对SPI控制,包含从RAM到SPI寄存器的读取和写入控制;

步骤3:SPI驱动设备实现SPI控制主设备和SPI控制从设备的收发控制;

步骤4:SPI外设提供SPI接口,进行通信以交换信息;

步骤5:进行IO总线控制CPU的控制。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京开疆智能自动化科技有限公司,未经北京开疆智能自动化科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710071503.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top