[发明专利]移位寄存器及其驱动方法、栅极驱动电路和显示装置有效
申请号: | 201710059304.9 | 申请日: | 2017-01-24 |
公开(公告)号: | CN108346395B | 公开(公告)日: | 2020-04-21 |
发明(设计)人: | 郝学光 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 吕晓章 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 及其 驱动 方法 栅极 电路 显示装置 | ||
1.一种移位寄存器,包含:
上拉节点控制电路,用于根据分别经由移位寄存器的第一信号输入端和第二信号输入端接收的第一输入信号和第二输入信号,使移位寄存器内部的上拉节点的电位成为高电位;
第一电容器,连接在移位寄存器的信号输出端和上拉节点之间;
下拉节点控制电路,用于根据分别经由移位寄存器的第一时钟信号端、第二时钟信号端接收的第一时钟信号和第二时钟信号以及上拉节点的电位,控制下拉节点的电位;
输出电路,用于根据上拉节点的电位以及经由移位寄存器的第三时钟信号端接收的第三时钟信号,控制在信号输出端处的栅极驱动信号的输出;以及
下拉电路,用于根据下拉节点的电位,使上拉节点和信号输出端的电位成为低电位;
其中,所述输出电路包含:
第七晶体管,其第一极连接到第三时钟信号端,其第二极连接到信号输出端;和
第八晶体管,其控制极连接到移位寄存器的高电位端,其第一极连接到上拉节点,其第二极连接到所述第七晶体管的控制极。
2.如权利要求1所述的移位寄存器,还包含:
第二电容器,连接在移位寄存器的低电位端与下拉节点之间。
3.如权利要求1或2所述的移位寄存器,其中,所述上拉节点控制电路包含:
第一晶体管,其控制极连接到第一信号输入端,其第一极连接到移位寄存器的第一参考电位端,其第二极连接到上拉节点;以及
第二晶体管,其控制极连接到第二信号输入端,其第一极连接到移位寄存器的第二参考电位端,其第二极连接到上拉节点。
4.如权利要求1或2所述的移位寄存器,其中,所述下拉节点控制电路包含:
第三晶体管,其控制极连接到移位寄存器的第一参考电位端,其第一极连接到第一时钟信号端;
第四晶体管,其控制极连接到移位寄存器的第二参考电位端,其第一极连接到第二时钟信号端;
第五晶体管,其控制极连接到第三晶体管和第四晶体管的第二极,其第一极连接到移位寄存器的高电位端,其第二极连接到下拉节点;以及
第六晶体管,其控制极连接到上拉节点,其第一极连接到下拉节点,其第二极连接到低电位端。
5.如权利要求1或2所述的移位寄存器,其中,所述下拉电路包含:
第九晶体管,其控制极连接到下拉节点,其第一极连接到低电位端,其第二极连接到上拉节点;以及
第十晶体管,其控制极连接到下拉节点,其第一极连接到低电位端,其第二极连接到信号输出端。
6.如权利要求3所述的移位寄存器,其中,所有的晶体管为N型晶体管。
7.一种栅极驱动电路,包含多个级联的如权利要求1至6中的任一项所述的移位寄存器,其中,
最后一级之外的各级移位寄存器的第一信号输入端连接到其下一级移位寄存器的信号输出端,并且
第一级之外的各级移位寄存器的第二信号输入端连接到其上一级移位寄存器的信号输出端。
8.一种显示装置,包含如权利要求7所述的栅极驱动电路。
9.一种驱动方法,用于驱动如权利要求1至6中的任一项所述的移位寄存器,包含:
接收第一输入信号,使上拉节点的电位成为高电位,并对第一电容器充电;
接收第三时钟信号,通过第一电容器进一步拉高上拉节点的电位,同时在信号输出端输出栅极驱动信号;
接收第一时钟信号和第二输入信号,使上拉节点和信号输出端的电位成为低电位;以及
维持下拉节点处于高电位。
10.如权利要求9所述的驱动方法,其中,
反向扫描时,将移位寄存器的第一参考电位端和第二参考电位端分别置为高电位和低电位,
正向扫描时,将第一参考电位端和第二参考电位端分别置为低电位和高电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710059304.9/1.html,转载请声明来源钻瓜专利网。