[发明专利]12通道收发变频信道装置有效

专利信息
申请号: 201710041658.0 申请日: 2017-01-20
公开(公告)号: CN106603090B 公开(公告)日: 2022-10-11
发明(设计)人: 章圣长;王劲松 申请(专利权)人: 成都瑞迪威科技有限公司
主分类号: H04B1/00 分类号: H04B1/00;H03D7/16
代理公司: 成都天嘉专利事务所(普通合伙) 51211 代理人: 苏丹
地址: 610000 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 12 通道 收发 变频 信道 装置
【权利要求书】:

1.一种12通道收发变频信道装置,其特征在于:包括变频接收模块(1)、发射激励模块(2)、频综模块(3)和电源模块(4),整体分为上下两层结构,其中上层包括电源模块(4)、频综模块(3)和发射激励模块(2),下层为变频接收模块(1);

所述频综模块(3)包括时钟单元(31)、S本振(32)、X本振(33)和FPGA单元(34);所述时钟单元(31)包括了恒温晶振、放大电路及功分电路,恒温晶振产生100MHz的时钟信号,然后输出进入后级放大电路进行信号电平的放大,放大后的时钟信号进去功分电路的输入端,经功分电路后分三路输出,分别供给 S本振(32)、X本振(33)和FPGA单元(34)作为时钟参考信号,时钟单元(31)为本振及FPGA提供基本时钟信号,所述S本振(32)包括鉴相器、运放以及VCO,鉴相器输出的鉴相电压经过运放构成的环路滤波器后输出,进入VCO的电压调谐端,VCO根据调谐电压值输出S本振(32)信号,同时输出的本振信号将分出一个支路反馈给鉴相器,构成一个锁相环路,从而实现S本振(32)信号的输出;所述X本振(33)包括鉴相器、运放、VCO以及倍频器,同S本振(32)单元一样鉴相器输出的鉴相电压经过运放构成的环路滤波器后输出,进入VCO的电压调谐端,VCO根据调谐电压值输出X本振(33)信号,同时输出的本振信号将分出一个支路反馈给鉴相器,构成一个锁相环路,从而实现X本振(33)信号的输出;所述FPGA单元(34)包括了FPGA芯片、配置芯片和复位芯片,配置芯片和复位芯片通过SPI接口与FPGA芯片相连接,FPGA单元(34)主要为两路本振提供数据命令;

所述变频接收模块(1)包括了射频单元(11)和中频单元(12),所述变频接收模块(1)由四个3通道子模块组成12通道模块,每个子模块里面包括采用LTCC工艺实现的三路收发,所述射频单元(11)为收发公共支路,包括第一放大器,第二放大器,第一滤波器,第二滤波器,第一衰减器和第一混频器,其中第一混频器实现接收信号第一次变频与发射信号的第二次变频;采用微波多层板工艺的所述中频单元(12)实现的12路接收信号的第二次变频,所述中频单元(12)包括第一开关,第三放大器,第四放大器,第五放大器,第六放大器,第三滤波器,第四滤波器,第二混频器和第一温补衰减器,其中第二混频器实现接收信号第二次变频;所述电源模块(4)包括DC-DC与LDO;所述发射激励模块(2)主要实现发射第一次变频部分电路,包括第七放大器,第二衰减器,第八放大器,第五滤波器,第六滤波器,第三混频器和第一功分器,其中第三混频器实现发射信号第一次变频,该路输出由12路功分器分成12路,然后连接后级射频收发公共支路。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都瑞迪威科技有限公司,未经成都瑞迪威科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710041658.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top