[发明专利]存储器装置有效
申请号: | 201710003711.8 | 申请日: | 2017-01-04 |
公开(公告)号: | CN107039058B | 公开(公告)日: | 2019-09-17 |
发明(设计)人: | 林继正 | 申请(专利权)人: | 华邦电子股份有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 马雯雯;臧建明 |
地址: | 中国台湾台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 | ||
一种存储器装置,包括多个引脚及多个存储器管芯。各个存储器管芯耦接这些引脚,并且各个存储器管芯包括匹配电路及核心电路。于上电的过程中,依据数据脚位或控制脚位的电压准位,匹配电路可自动选择所要启动的存储器管芯。当核心致能信号致能时,核心电路进行运作,当核心致能信号禁能时,核心电路停止运作。当这些存储器管芯的其中之一的核心电路进行运作时,其余的存储器管芯的核心电路为停止运作。本发明提供的存储器装置,可依据数据脚位或控制脚位的电压电平自动选择所要启动的存储器管芯,因此不用增加选择管芯用的引脚,以降低存储器装置的硬件成本。
技术领域
本发明涉及一种存储器装置,尤其涉及一种具有多个存储器管芯的存储器装置。
背景技术
随着半导体工艺的发展,集成电路(IC)的面积得以大幅的缩减,使用串列周边接口(Serial Peripheral Interface,SPI)的通信协定逐变成了主流,例如低脚位计数(LowPin Count,LPC)。为了享受串列周边接口低脚位数所带来的封装优势,在增加容量或备份的需求下会考虑将数颗管芯(DIE)或集成电路垂直堆叠在一起。然而,为了选择堆叠在一起的各别管芯或集成电路,各别管芯或集成电路的芯片选择(CS)脚位需要独立控制。换言之,利用低脚位计数的堆叠集成电路的引脚数会超过8只,无法使用8脚位的封装方式,因此须选用更大的封装,例如16脚位或24脚位,使得集成电路的成本无法降低。
发明内容
本发明提供一种存储器装置,可不用增加选择管芯用的脚位,以降低存储器装置的硬件成本。
本发明的存储器装置,包括多个引脚及多个存储器管芯。各个存储器管芯耦接这些引脚,并且各个存储器管芯包括匹配电路及核心电路。匹配电路耦接这些引脚,并且上电的过程中依据这些引脚的至少其中之一的电压电平提供核心致能信号来选择所要启动的晶粒。核心电路耦接这些引脚及匹配电路,以接收核心致能信号。当核心致能信号致能时,核心电路进行运作,当核心致能信号禁能时,核心电路停止运作。当这些存储器管芯的其中之一的核心电路进行运作时,其余的存储器管芯的核心电路为停止运作。
基于上述,本发明实施例的存储器装置,其匹配电路依据引脚的电压电平提供核心致能信号,以致能某一个存储器管芯中的核心电路。藉此,存储器装置在不用增加引脚的情况下,可自动启动多个核心电路的其中之一。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1为依据本发明一实施例的存储器装置的系统示意图;
图2为依据本发明一实施例的匹配电路的系统示意图;
图3为依据本发明另一实施例的存储器装置的系统示意图。
附图标记:
/CS:芯片选择引脚;
/HOLD:状态锁定引脚;
/WP:写入保护引脚;
100、300:存储器装置;
110、120、310、320、330、340:存储器管芯;
111、200、311:匹配电路;
113、313:核心电路;
210:检测器;
220:识别电路;
230:比较器;
CLK:时脉引脚;
DI:数据输入引脚;
DO:数据输出引脚;
GND:接地引脚;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710003711.8/2.html,转载请声明来源钻瓜专利网。