[发明专利]在高速串行总线上传达低速和高速并行比特流在审
申请号: | 201680065860.0 | 申请日: | 2016-10-13 |
公开(公告)号: | CN108292924A | 公开(公告)日: | 2018-07-17 |
发明(设计)人: | W·K·拉德;M·W·维拉斯;K·W·斯帕尔斯;Z·朱 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00;H03K7/08 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈炜;袁逸 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 比特流 高速并行 并行 高速串行总线 电路 串行化 参考频率 数据传送方 数据接收方 组件成本 串化器 接收方 串器 流转 传送 转换 恢复 | ||
1.一种数据传送方电路,包括:
串化器电路,其被配置为基于高速参考频率串行化对应于高速比特率的高速并行比特流,以生成用于在高速串行总线上进行传输的高速串行比特流;以及
数据处理电路,其被配置为:
接收对应于比所述高速比特率更慢的低速比特率的低速并行比特流;
将所述低速并行比特流转换成对应于所述高速比特率的所述高速并行比特流;以及
将所转换的高速并行比特流提供给所述串化器电路。
2.如权利要求1所述的数据送方电路,其特征在于,所述数据处理电路被进一步配置为接收所述高速并行比特流并且将所收到的高速并行比特流传递到所述串化器电路。
3.如权利要求1所述的数据传送方电路,其特征在于,所述高速参考频率是所述高速比特率的约数。
4.如权利要求3所述的数据传送方电路,其特征在于,所述高速比特率除以所述低速比特率具有余数。
5.如权利要求1所述的数据传送方电路,其特征在于:
所述高速并行比特流包括多个二进制比特周期,所述多个二进制比特周期中的每一者包括第一数目个并行二进制比特;
所述低速并行比特流是包括多个脉宽调制(PWM)比特周期的PWM并行比特流,所述多个PWM比特周期中的每一者包括第二数目个并行PWM比特;以及
所述数据处理电路被进一步配置成:
通过将所述高速比特率除以所述低速比特率来确定比特乘数值;以及
对于在所述多个PWM比特周期的每一者中的所述第二数目个并行PWM比特中的每一者:
基于所述比特乘数值和预定义的PWM比特格式,将所述PWM比特编码为在所述高速并行比特流的所述多个二进制比特周期中的所计算数目个二进制比特周期,其中二进制比特周期的所述所计算数目是通过将所述比特乘数值除以并行二进制比特的所述第一数目来确定的;以及
将所述所计算数目个二进制比特周期输出到所述串化器电路。
6.如权利要求5所述的数据传送方电路,其特征在于,所述数据处理电路被进一步配置为如果所述乘数值除以在所述多个二进制比特周期的每一者中并行二进制比特的所述第一数目具有余数,则将所述比特乘数值增加到是并行二进制比特的所述第一数目的倍数的整数值。
7.如权利要求5所述的数据传送方电路,其特征在于:
在所述多个二进制比特周期的每一者中的所述第一数目个并行二进制比特等于十个二进制比特;以及
在所述多个PWM比特周期的每一者中的所述第二数目个并行PWM比特等于二十个PWM比特。
8.如权利要求1所述的数据传送方电路,其特征在于,所述高速串行比特流是在MIPI联盟(MIPI)高速串行总线上被传送的。
9.如权利要求8所述的数据传送方电路,其特征在于,所述串化器电路被配置为生成用于在MIPI M-PHY总线上进行通信的所述高速串行比特流。
10.如权利要求8所述的数据传送方电路,其特征在于,所述串化器电路被配置为生成用于在MIPI C-PHY总线上进行通信的所述高速串行比特流。
11.如权利要求1所述的数据传送方电路,其特征在于,所述数据传送方电路被提供在选自包括以下各项的组的设备中:机顶盒、娱乐单元、导航设备、通信设备、固定位置数据单元、移动位置数据单元、移动电话、蜂窝电话、智能电话、平板设备、平板手机、计算机、便携式计算机、台式计算机、个人数字助理(PDA)、监视器、计算机监视器、电视机、调谐器、无线电、卫星无线电、音乐播放器、数字音乐播放器、便携式音乐播放器、数字视频播放器、视频播放器、数字视频碟(DVD)播放器、便携式数字视频播放器、以及汽车。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680065860.0/1.html,转载请声明来源钻瓜专利网。