[发明专利]写入无效在审
| 申请号: | 201680053045.2 | 申请日: | 2016-09-13 |
| 公开(公告)号: | CN108027730A | 公开(公告)日: | 2018-05-11 |
| 发明(设计)人: | D·C·伯格;A·L·史密斯 | 申请(专利权)人: | 微软技术许可有限责任公司 |
| 主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/30 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
| 地址: | 美国华*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 写入 无效 | ||
1.一种包括基于块的处理器的装置,所述基于块的处理器包括:
一个或多个处理核,其被配置为对多个指令块进行取指和执行;以及
控制单元,其被配置为至少部分地基于接收无效指令:
基于所述无效指令的目标字段,获得多个寄存器中的至少一个的寄存器标识;
使与所述寄存器标识相关联的至少一个寄存器的写入无效,其中所述无效指令在所述多个指令块中的第一指令块中;以及
基于所述至少一个寄存器的被无效的所述写入,执行来自所述多个指令块中的不同的第二指令块的后续指令。
2.根据权利要求1所述的装置,其中:
所述控制单元被配置为通过对被编码在所述第一指令块中的所述无效指令进行取指和执行,使所述至少一个寄存器无效;以及
所述后续指令是来自由所述寄存器标识所标识的寄存器的寄存器读取指令。
3.根据权利要求1所述的装置,还包括:
硬件结构,其被配置为存储指示在所述第一指令块的执行期间数据将被写入到的所述多个寄存器中的一个或多个的数据,
其中被存储在所述硬件结构中的所述数据包括写入掩码。
4.根据权利要求1所述的装置,其中所述寄存器标识包括标识所述多个寄存器中的所述至少一个寄存器的寄存器掩码。
5.根据权利要求1所述的装置,还包括指令译码器,其被配置为:
对所述第一指令块的所述多个存储器访问指令进行译码;以及
检测至少一个断言指令,所述断言指令与第一断言执行路径和第二断言执行路径相关联。
6.根据权利要求5所述的装置,其中所述控制单元还被配置为在所述第一断言执行路径中的指令的执行期间:
检测至少写入到所述第二断言执行路径中的所述多个寄存器中的第二寄存器的指令;以及
当执行所述第一断言执行路径中的所述指令时,使所述至少第二寄存器无效,
其中在未将分离的无效指令插入在所述第一指令块中的情况下,当执行所述第一断言执行路径中的所述指令时使所述至少第二寄存器无效发生。
7.根据权利要求1所述的装置,其中所述控制单元被配置为通过增加写入到所述多个寄存器中的一个或多个并且已经在所述第一指令块内被执行的指令的寄存器写入指令计数,使所述至少一个寄存器无效,
其中所述控制单元被配置为当所述寄存器写入指令计数达到预定值时,执行所述后续指令。
8.根据权利要求7所述的装置,其中所述控制单元还被配置为:
基于被无效的所述至少一个寄存器,提交所述第一指令块并且执行来自所述多个指令块中的至少第二指令块的至少一个指令。
9.一种操作处理器以执行包括写入到所述处理器的寄存器文件中的一个或多个寄存器的多个指令的指令块的方法,所述方法包括:
取回指示所述多个指令的执行排序的数据;
在指令执行期间检测断言指令;
当所述断言指令的条件被满足时,确定来自所述多个指令的至少第一寄存器写入将不执行;
生成无效指令,其中所述无效指令的目标字段标识所述至少第一寄存器写入;以及
发出所述断言指令。
10.根据权利要求9所述的方法,其中所述目标字段还包括寄存器掩码和至少一个移位比特,所述至少第一寄存器基于所述寄存器掩码和所述至少一个移位比特被标识。
11.根据权利要求9所述的方法,其中所述无效指令的所述目标字段包括标识用于无效的所述多个寄存器中的多个寄存器的寄存器掩码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微软技术许可有限责任公司,未经微软技术许可有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680053045.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种设备唤醒方法和设备
- 下一篇:车轮用轴承装置





