[实用新型]基于CPLD的多通道并口串行接口转换卡有效

专利信息
申请号: 201621286964.8 申请日: 2016-11-28
公开(公告)号: CN206321973U 公开(公告)日: 2017-07-11
发明(设计)人: 党学立;王雯 申请(专利权)人: 榆林学院
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 暂无信息 代理人: 暂无信息
地址: 719000 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 cpld 通道 并口 串行 接口 转换
【说明书】:

技术领域

本实用新型属于集成电路技术领域,具体涉及到一种基于CPLD的多通道并口串行接口转换卡。

背景技术

随着微电子、通信技术的发展,主流测量控制系统已形成以计算机测控系统和嵌入式测控系统为主。主流的测量控制系统中,CPLD是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆将代码传送到目标芯片中,实现设计的数字系统。

并口串口转换卡为用户设备连接提供一个并口的同时提供串口,并口和串口的数据传输速度较高,经常被用于商业POS机、自动检测系统以及终端设备等,即插即用、容易安装、提高用户的工作效率。

发明内容

本实用新型所要解决的技术问题在于克服上述现有技术的不足,提供一种设计合理、即插即用、安装简单、成本低、数据处理速度快、工作效率高、具有高速数据传输能力的基于CPLD的多通道并口串行接口转换卡。

解决上述技术问题采用的技术方案是:具有:对装置进行控制的CPLD电路;并口控制电路,该电路与CPLD电路相连接;RS232驱动电路,该电路与CPLD电路相连接;SPI接口电路,该电路与CPLD电路相连接。

本实用新型的并口控制电路为:集成电路U185脚、86脚、75脚、76脚、65脚、63脚、28脚、31脚、27脚、26脚、77脚、80脚、81脚~84脚依次接集成电路U2的69脚、50脚、57脚、56脚、55脚、54脚、52脚~47脚、42脚、43脚、44脚、46脚,集成电路U2的7脚~13脚、109脚、110脚、112脚~114脚、124脚、125脚、107脚、108脚、111脚、123脚、103脚依次接连接器J1的19脚~1脚,集成电路U1的122脚通过电阻R21接地、通过电阻R24接5V电源,集成电路U2的47脚接晶振Y1的一端和电容C1的一端、48脚接晶振Y1的另一端和电容C2的一端,集成电路U1的104脚接电容C3的一端和通过电阻R35接5V电源,集成电路U1的67脚、30脚、44脚、94脚、128脚接5V电源,集成电路U1的120脚、105脚、106脚、16脚、46脚、29脚、1脚、93脚、68脚接地,连接器J1的21脚接5V电源、20脚接地,电容C1~电容C3的另一端接地;集成电路U1的型号为CH438L。

本实用新型的CPLD电路为:集成电路U2的69脚、50脚、57脚、56脚、55脚、54脚、52脚~47脚、42脚、43脚、44脚、46脚接并口控制电路,集成电路U2的98脚~100脚、4脚~1脚、8脚~12脚、14脚~16脚接RS232驱动电路,集成电路U2的22脚~27脚、29脚~32脚、35脚、37脚~39脚、34脚、33脚接SPI接口电路,集成电路U2的89脚接晶振Y2的4脚,集成电路U2的6脚、75脚、64脚、17脚接连接器J4的4脚~1脚,集成电路U2的5脚、20脚、36脚、53脚、68脚、84脚接3V电源,集成电路U2的97脚、76脚、61脚、45脚、28脚、13脚、40脚、88脚接地,集成电路U2的93脚、41脚接地,晶振Y2的1脚接3V电源、3脚接地,连接器J4的5脚接地;集成电路U2的型号为EPM3128ATI100-10N,晶振Y2的型号为JHY50M。

由于本实用新型采用了CPLD电路、并口控制电路、RS232驱动电路、SPI接口电路,当数据从并口外设发送来,CPLD电路接收从并口发送来的数据并将数据发送到RS232驱动电路和SPI接口电路,当有数据从串口外设发送来,CPLD电路接收并将数据发送到并口控制电路,通过并口控制电路将数据发送刚出去;本装置设计合理、即插即用、安装简单、成本低、数据处理速度快、工作效率高、具有高速数据传输能力,可推广应用到串口并行接口转换卡领域。

附图说明

图1是本实用新型的电气原理方框图。

图2是本实用新型的电子线路原理图。

具体实施方式

下面结合附图和实施例对本实用新型做进一步详细说明,但本实用新型不限于这些实施例。

实施例1

在图1中,本实用新型基于CPLD的多通道并口串行接口转换卡由CPLD电路、并口控制电路、RS232驱动电路、SPI接口电路,并口控制电路与CPLD电路相连接,RS232驱动电路与CPLD电路相连接,SPI接口电路与CPLD电路相连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于榆林学院,未经榆林学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201621286964.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top