[实用新型]一种基于PCI总线的DFTI飞控计算机测试接口有效
申请号: | 201621210040.X | 申请日: | 2016-11-10 |
公开(公告)号: | CN206224466U | 公开(公告)日: | 2017-06-06 |
发明(设计)人: | 何建樑;陈卓;杨治菊 | 申请(专利权)人: | 成都旋极历通信息技术有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 成都九鼎天元知识产权代理有限公司51214 | 代理人: | 詹永斌 |
地址: | 610000 四川省成都市高新区*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 pci 总线 dfti 计算机 测试 接口 | ||
技术领域
本实用新型涉及通信领域,特别是一种基于PCI总线的DFTI飞控计算机测试接口。
背景技术
当前基于DFTI接口飞控计算机广泛用于各类航空航天飞行器上,因此对DFTI飞控计算机各项功能的可靠性、正确性等都需进行测试并验证。
为完成对DFTI飞控计算机测试及验证,需要能与飞控计算机DFTI接口进行通信。基于PCI总线的DFTI飞控计算机测试接口板卡(以下简称DFTI测试卡)采用广泛通用的PCI总线做平台,使用非标RS422接口实现DFTI接口电气,设计为标准PCI板卡,可方便接入各类具备PCI接口计算机,对DFTI接口飞控计算机进行测试,是一种新型实用的DFTI飞控计算机测试接口。
实用新型内容
本实用新型的发明目的在于:针对上述存在的问题,提供一种基于PCI总线的DFTI飞控计算机测试接口,它具有通用性强、符合RS422接口标准和符合DFTI测试标准的优点。
一种基于PCI总线的DFTI飞控计算机测试接口,其特征在于,所述接口包括: DFTI接口、RS422接口、FPGA和DSP处理器;所述DFTI接口电气基于RS422接口电气;所述DFTI接口信号连接于FPGA;所述FPGA信号接于DSP处理器。
采用上述技术方案,本实用新型的测试接口,基于DFTI数字接口信号电气上符合RS422接口形式,DFTI测试卡对外接口设计为非标准RS422接口实现DFTI接口电气;数据字格式使用1553数据字格式,同步域及数据域采用1553命令字格式,均为3bit同步域或数据域;编码方式使用Manchester II编码,便于同步;在传输层使用0xFFFF做包头再接固定的256个1553总线消息字,包内第一个字0x55AA被定义为同步头,实现DFTI协议传输。
进一步的,所述FPGA和DSP处理器通过EMIF总线信号连接。
进一步的,所述DSP处理器通过PCI总线和上位机进行数据通信。
进一步的,所述DFTI接口采用DM642数字信号处理器作为桥片。
采用上述技术方案,本实用新型的DFTI接口信号电气符合RS422接口形式,使用RS422接口电气实现并使用DM642做桥片,将DFTI测试卡设计为便携可靠广泛通用的标准PCI板卡。
本实用新型采用的技术方案如下:
综上所述,由于采用了上述技术方案,本实用新型的有益效果是:
1、符合RS422接口电气标准:电气上符合RS422接口形式,DFTI测试卡对外接口设计为非标准RS422接口电气实现DFTI接口电气。
2、通用性强:采用广泛通用的PCI总线做平台,使用非标RS422接口电气实现DFTI接口电气,可方便接入各类具备PCI接口计算机,对DFTI接口飞控计算机进行测试,使用DM642做桥片,将DFTI测试卡设计为便携可靠广泛通用的标准PCI板卡,是一种通用性极强的DFTI飞控计算机测试接口。
3、满足DFTI测试标准。
4、协议满足DFTI接口定义,使用测试DFTI接口。
附图说明
图1是本实用新型的一种基于PCI总线的DFTI飞控计算机测试接口的接口结构示意图。
具体实施方式
下面结合附图,对本实用新型作详细的说明。
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
如图1所示,一种基于PCI总线的DFTI飞控计算机测试接口,其特征在于,所述接口包括: DFTI接口、RS422接口、FPGA和DSP处理器;所述DFTI接口电气基于RS422接口电气;所述DFTI接口信号连接于FPGA;所述FPGA信号接于DSP处理器。
采用上述技术方案,本实用新型的测试接口,基于DFTI数字接口信号电气上符合RS422接口形式,DFTI测试卡对外接口设计为非标准RS422接口电气实现DFTI接口电气;数据字格式使用1553数据字格式,同步域及数据域采用1553命令字格式,均为3bit同步域或数据域;编码方式使用Manchester II编码,便于同步;在传输层使用0xFFFF做包头再接固定的256个1553总线消息字,包内第一个字0x55AA被定义为同步头,实现DFTI协议传输。
进一步的,所述FPGA和DSP处理器通过EMIF总线信号连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都旋极历通信息技术有限公司,未经成都旋极历通信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621210040.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:IIC器件可变总线地址的电路
- 下一篇:一种方便远程遥控的计算机信息教学装置