[发明专利]一种随机噪声电流扰动电路在审
申请号: | 201611199142.0 | 申请日: | 2016-12-22 |
公开(公告)号: | CN108233914A | 公开(公告)日: | 2018-06-29 |
发明(设计)人: | 陈飞祥;李宏斌 | 申请(专利权)人: | 电信科学技术研究院 |
主分类号: | H03K19/003 | 分类号: | H03K19/003 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;刘伟 |
地址: | 100191*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 翻转状态 延时电路 反相器 时钟信号 电容器 输入端 电流扰动 随机噪声 集成电路 电路 输出端连接 输入端连接 时间延长 一端连接 接地 | ||
1.一种随机噪声电流扰动电路,其特征在于,包括:翻转状态延时电路、第一反相器和电容器,其中,所述翻转状态延时电路的输入端连接时钟信号,所述翻转状态延时电路的输出端连接所述第一反相器的输入端,所述电容器的一端连接所述第一反相器的输入端,所述电容器的另一端接地,所述翻转状态延时电路对所述时钟信号进行处理,使每一个在所述翻转状态延时电路的输入端的时钟信号翻转状态在所述第一反相器的输入端产生N个时钟信号翻转状态,将所述第一反相器处于翻转状态的时间延长N倍,N大于等于2。
2.根据权利要求1所述的随机噪声电流扰动电路,其特征在于,所述翻转状态延时电路包括:N×M个第二反相器和异或门,其中,所述异或门的第一输入端和第二输入端连接时钟信号,所述N×M个第二反相器以串联的方式设置在所述异或门的第一输入端,M大于等于1。
3.根据权利要求2所述的随机噪声电流扰动电路,其特征在于,所述随机噪声电流扰动电路还包括:用于提高所述第一反相器的输入端的负载的MOS电容器,所述MOS电容器的一端连接所述第一反相器的输入端,所述MOS电容器的另一端接地。
4.根据权利要求3所述的随机噪声电流扰动电路,其特征在于,所述MOS电容器为NMOS电容器。
5.根据权利要求2所述的随机噪声电流扰动电路,其特征在于,所述异或门包括:第一MOS管(M1)、第二MOS管(M2)、第三MOS管(M3)和第四MOS管(M4),其中,所述第一MOS管(M1)的栅极和所述第二MOS管(M2)的栅极连接时钟信号;
所述第一MOS管(M1)的漏极和第二MOS管(M2)的漏极分别与所述第三MOS管(M3)的漏极连接,所述第三MOS管(M3)的漏极和第四MOS管(M4)的源极连接;
所述第三MOS管(M3)的源极和第四MOS管(M4)的漏极连接作为所述异或门的输出端;
所述第一MOS管(M1)的源极和所述第四MOS管(M4)的栅极作为所述异或门的第一输入端;
所述第二MOS管(M2)的源极和所述第三MOS管(M3)的栅极作为所述异或门的第二输入端。
6.根据权利要求1所述的随机噪声电流扰动电路,其特征在于,所述翻转状态延时电路包括:N×P+1个第三反相器和同或门,其中,所述同或门的第一输入端和第二输入端连接时钟信号,所述N×P+1个第三反相器以串联的方式设置在所述同或门的第一输入端,P大于等于1。
7.根据权利要求1~6任一项所述的随机噪声电流扰动电路,其特征在于,所述N等于2。
8.根据权利要求1~6任一项所述的随机噪声电流扰动电路,其特征在于,所述翻转状态延时电路属于数字集成电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电信科学技术研究院,未经电信科学技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611199142.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种按键控制电路及电子设备
- 下一篇:用于补偿延迟失配的电路及方法